[发明专利]计算器件以及方法有效
申请号: | 202010484050.7 | 申请日: | 2020-06-01 |
公开(公告)号: | CN112017713B | 公开(公告)日: | 2023-03-31 |
发明(设计)人: | 洪照俊;张清河;彭永州 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | G11C13/00 | 分类号: | G11C13/00 |
代理公司: | 北京德恒律治知识产权代理有限公司 11409 | 代理人: | 章社杲;李伟 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 计算 器件 以及 方法 | ||
1.一种计算器件,包括:
第一多个存储器元件,布置在第一阵列中在第一方向上延伸,并且分别包括两个端以及位于所述两个端之间的电流路径;
第一导线,沿所述第一阵列延伸;
第一多个晶体管,分别具有源极、漏极和位于所述源极和所述漏极之间的电流路径、以及栅极,所述第一多个晶体管中的每个的所述电流路径与所述第一多个存储器元件中的相应一个的所述电流路径形成串联组合,所述串联组合连接在第一电压参考点和所述第一导线之间;以及
第一多个放大器,分别具有连接到所述第一多个晶体管中的相应一个的所述栅极的输出端,
第一多个数模转换器(DAC),所述第一多个数模转换器中的每个具有连接到所述第一多个放大器中的相应一个的输入的输出,
其中,所述第一多个数模转换器中的每个用于接收具有值的数字输入,并且,在与所述数字输入的所述值相对应的时间时段内向所述第一多个放大器中的相应一个输出模拟信号。
2.根据权利要求1所述的计算器件,其中,每个所述存储器元件包括电阻式存储器元件。
3.根据权利要求1所述的计算器件,其中,每个所述第一多个放大器是运算放大器(OPAMP)。
4.根据权利要求3所述的计算器件,其中,所述运算放大器具有差分输入,所述差分输入具有两个输入端,所述两个输入中的一个连接到相应的所述晶体管的所述源极或所述漏极和相应的所述存储器元件的所述电流路径的一端。
5.根据权利要求1所述的计算器件,还包括第一模数转换器(ADC),所述第一导线连接到所述第一模数转换器的输入端。
6.根据权利要求1所述的计算器件,其中,所述第一多个数模转换器中的每个的所述输出在与所述数字输入的所述值相对应的时间时段内处于高电平。
7.根据权利要求1所述的计算器件,其中,所述第一多个晶体管中的每个的所述电流路径与所述第一多个存储器元件中的所述相应一个的所述电流路径之间的所述串联组合在第一接点处连接到所述第一导线,所述计算器件还包括第一多个开关器件,所述第一多个开关器件分别用于将所述第一接点的相应一个连接到第二电压参考点。
8.根据权利要求1所述的计算器件,其中,所述第一电压参考点是接地端。
9.根据权利要求1所述的计算器件,其中,所述第一多个数模转换器中的每个的所述输出具有高电平和低电平。
10.根据权利要求1所述的计算器件,还包括:
第二多个存储器元件,布置在第二阵列中在所述第一方向上延伸且在第二方向上与所述第一多个存储器元件成对地间隔开,并且分别包括两个端以及位于所述两个端之间的电流路径,所述第一多个存储器元件和所述第二多个存储器元件以二维阵列的列和行布置,所述二维阵列包括所述第一阵列和所述第二阵列中的一个,每个列在所述第一方向上延伸,并且每个行在所述第二方向上延伸;
第二导线,沿所述第一方向延伸;以及
第二多个晶体管,分别具有源极、漏极和位于所述源极和所述漏极之间的电流路径、以及栅极,所述第二多个晶体管中的每个的所述电流路径与所述第二多个存储器元件中的相应一个的所述电流路径形成串联组合,所述串联组合连接在第一电压参考点和所述第二导线之间,
所述第一多个放大器中的每个的所述输出端连接到所述第二多个晶体管中的相应一个的所述栅极。
11.根据权利要求10所述的计算器件,包括在所述第二方向上彼此间隔开的多个计算器件,所述多个计算器件中的多个存储器器件形成二维阵列,其中,多个所述放大器的输出连接到每个行中的具有公共输入的晶体管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010484050.7/1.html,转载请声明来源钻瓜专利网。