[发明专利]顶点并行处理方法、装置及计算机存储介质、电子设备在审
申请号: | 202010490347.4 | 申请日: | 2020-06-02 |
公开(公告)号: | CN111476706A | 公开(公告)日: | 2020-07-31 |
发明(设计)人: | 焦永 | 申请(专利权)人: | 长沙景嘉微电子股份有限公司;长沙景美集成电路设计有限公司 |
主分类号: | G06T1/20 | 分类号: | G06T1/20;G06T1/60;G06T15/50 |
代理公司: | 北京新知远方知识产权代理事务所(普通合伙) 11397 | 代理人: | 马军芳;张艳 |
地址: | 410221 湖南省长沙市岳*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 顶点 并行 处理 方法 装置 计算机 存储 介质 电子设备 | ||
1.一种顶点并行处理方法,其特征在于,包括如下步骤:
将顶点处理任务分配至各个运算核;每个顶点处理任务包括按照运算核编号顺序分配的绘图命令ID;每个绘图命令包括若干个顶点;
各个运算核利用顶点着色器shader程序并行执行顶点处理任务,并在执行完成后输出顶点数据;
将每个运算核输出的顶点数据按运算核编号顺序输出至固定功能单元。
2.根据权利要求1所述的方法,其特征在于,所述将顶点处理任务分配至各个计算核,包括:
接收绘图命令;每个绘图命令包括绘图命令ID;
以绘图命令为单位作为顶点处理任务,按照运算核的编号顺序分配至各运算核。
3.根据权利要求1所述的方法,其特征在于,进一步包括:
在当前处理的绘图命令和顶点都处理完成后,对后续接收到的绘图命令从1开始重新编号。
4.根据权利要求1所述的方法,其特征在于,所述各个运算核利用顶点着色器shader程序并行执行顶点处理任务,并在执行完成后输出顶点数据,包括:
各个运算核接收到绘图命令及其对应的ID号之后,解析所述绘图命令,获取图元,执行顶点shader程序;
在执行完顶点shader程序后将处理得到的顶点数据与绘图命令ID输出至预先设置的固定功能单元对应的缓冲区。
5.根据权利要求4所述的方法,其特征在于,进一步包括:
在每个绘图命令处理完成后对应的运算核输出预设结束标识的顶点;
未获得命令分配的运算核输出所述预设结束标识的顶点。
6.根据权利要求1或5所述的方法,其特征在于,所述将每个运算核输出的顶点数据运算核编号顺序输出至固定功能单元,包括:
按照运算核编号顺序将运算核对应的缓冲区中的顶点数据输出至固定功能单元;
在读取到预设结束标识的顶点时切换下一运算核对应的缓冲区,将所述下一运算核对应的缓冲区中的顶点数据输出至所述固定功能单元。
7.根据权利要求1所述的方法,其特征在于,进一步包括:
固定功能单元根据接收到的顶点数据执行图元装配、裁剪、光栅化操作。
8.一种顶点并行处理装置,其特征在于,包括:任务分派模块、多个顶点处理模块、以及与固定功能单元的交互接口,其中,
所述任务分派模块,用于将顶点处理任务分配至各个顶点处理模块;每个顶点处理任务包括按照运算核编号顺序分配的绘图命令ID;每个绘图命令包括若干个顶点;
所述多个顶点处理模块,用于各个运算核利用顶点着色器shader程序并行执行顶点处理任务并在执行完成后输出顶点数据;
所述交互接口,用于将所述多个顶点处理模块输出的顶点数据按运算核编号顺序输出至固定功能单元。
9.一种计算机存储介质,其特征在于,其上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至7任一所述方法的步骤。
10.一种电子设备,其特征在于,包括存储器、以及一个或多个处理器,所述存储器用于存储一个或多个程序;所述一个或多个程序被所述一个或多个处理器执行时,实现如权利要求1至7任一所述的方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长沙景嘉微电子股份有限公司;长沙景美集成电路设计有限公司,未经长沙景嘉微电子股份有限公司;长沙景美集成电路设计有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010490347.4/1.html,转载请声明来源钻瓜专利网。