[发明专利]通信系统、控制电路以及均衡器的接收信号的调节方法在审
申请号: | 202010537457.1 | 申请日: | 2020-06-12 |
公开(公告)号: | CN112148657A | 公开(公告)日: | 2020-12-29 |
发明(设计)人: | 上田浩二 | 申请(专利权)人: | 瑞萨电子株式会社 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 李辉 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 通信 系统 控制电路 以及 均衡器 接收 信号 调节 方法 | ||
本公开提供一种通信系统、控制电路以及均衡器的接收信号的调节方法。本公开旨在提高高速数据通信的有效数据速率。它具有存储器单元、接收信号线和发送信号线,该接收信号线和发送信号线能够经由控制电路和均衡器与外部装置进行通信、控制器,该控制器用于控制与外部装置进行的信号发送和接收、以及存储器单元,用于存储外部装置的识别信息和与识别信息相关联的校正系数。控制电路将与识别信息相关的校正系数设定到均衡器。
于2019年6月26日提交的日本专利申请No.2019-118193的公开,包括说明书、附图和摘要,其内容通过整体引用并入本文。
技术领域
本公开涉及一种通信系统、控制电路和均衡器的接收信号调节方法,例如,用于高速数据通信的通信系统、控制电路和均衡器的接收信号调节方法。
背景技术
以下列出了公开的技术。
[专利文献1]日本未审查专利申请公开号2011-130093。
USB(通用串行总线)被称为用于以高速传输串行数据的通信。上述通信通常被用于主机装置与外部装置(诸如设备装置)之间的数据通信(例如,参见专利文献1)。
发明内容
在这种的高速串行通信中,由于诸如电缆和布线的传输路径中的损耗而引起的信号质量的劣化已经成为问题。近年来,随着通信速度的提高,设计处理高速数据通信的装置变得困难。如果被用于高速数据通信的电缆或装置未考虑提高通信速度来进行设计,则会发生由于传输路径的阻抗不匹配而引起的反射或损耗,通信信号将被劣化。相应地,由于在通信过程中容易受到噪声的影响,因此不能正确接收信号的情况会发生,即出现有效数据速率降低的事件。
根据本说明书的描述和附图,其他目的和新颖特征将变得明显。
根据一个实施例,一种经由发送信号线和接收信号线与外部装置进行通信的通信系统,包括:存储器单元,其能够存储外部装置的识别信息以及与该识别信息相关联的校正系数;均衡器,其被设定校正系数,并且进行操作;以及控制单元,其将存储器单元中所存储的校正系数设定到均衡器。
此外,根据一个实施例,控制电路通过执行认证处理,从外部接收识别信息、搜索与该识别信息相关联的校正系数并设定该校正系数。
另外,根据一个实施例,一种均衡器的接收信号的调节的方法,包括:搜索耦合到外部的外部装置的识别信息以及与该识别信息相关联的校正系数;将与外部装置的识别信息相关联的校正系数设定到均衡器;并且通过基于所设定的校正系数接收测试信号、重复地改变均衡器的校正系数并接收测试信号来选择校正系数。
根据通信系统的实施例,当先前连接的外部装置被重新连接时,有效数据速率增加。
附图说明
图1是示出了与第一实施例和第二实施例有关的收发器系统的示例性配置的框图。
图2是示出了与第一实施例有关的收发器系统的示例性内部配置的框图。
图3是示出了与第一实施例有关的接收单元的示例性内部配置的框图。
图4是图示了在与第一实施例有关的收发器系统中调节包括训练序列的均衡器的接收信号的示例性方法的流程图。
图5是图示了连接的数目与有效数据率之间的关系的示例图。
图6是示出了与第二实施例有关的收发器系统的示例性内部配置的框图。
图7是图示了在与第二实施例有关的收发器系统中调节包括训练序列的均衡器的接收信号的示例性方法的流程图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010537457.1/2.html,转载请声明来源钻瓜专利网。