[发明专利]反相输出动态D触发器在审
申请号: | 202010575350.6 | 申请日: | 2020-06-22 |
公开(公告)号: | CN111600577A | 公开(公告)日: | 2020-08-28 |
发明(设计)人: | 田文博;范志军;郭海丰;杨作兴 | 申请(专利权)人: | 深圳比特微电子科技有限公司 |
主分类号: | H03K3/012 | 分类号: | H03K3/012;H03K3/3562 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 周阳君 |
地址: | 518000 广东省深圳市高*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 输出 动态 触发器 | ||
1.一种反相输出动态D触发器,其特征在于,包括:
输入端,用以接收输入数据
输出端,用于提供输出数据来响应该输入数据;
时钟信号端,用于接收时钟信号;
第一锁存器,用于锁存来自输入端的输入数据并在时钟信号的控制下将输入数据反相传输;
第二锁存器,用于锁存来自第一锁存器的数据并在时钟信号的控制下将第一锁存器锁存的数据反相传输;
反相器,用于反相输出从第二锁存器接收到的数据,
其中所述第一锁存器、第二锁存器和反相器依次串接在输入端和输出端之间。
2.如权利要求1所述的反相输出动态D触发器,其特征在于:第一锁存器和第二锁存器为三态反相器。
3.如权利要求2所述的反相输出动态D触发器,其特征在于:所述三态反相器进一步包括第一PMOS晶体管、第二PMOS晶体管、第一NMOS晶体管以及第二NMOS晶体管,所述第一PMOS晶体管、所述第二PMOS晶体管、所述第一NMOS晶体管以及所述第二NMOS晶体管依次串接在电源、地之间。
4.如权利要求3所述的反相输出动态D触发器,其特征在于:还包括时钟缓冲器,用于向所述时钟信号端提供时钟信号,所述时钟信号包括第一时钟信号及第二时钟信号,所述第一时钟信号与所述第二时钟信号反相。
5.如权利要求3所述的反相输出动态D触发器,其特征在于:所述第一锁存器的所述第二PMOS晶体管、所述第二锁存器的所述第一NMOS晶体管根据所述第一时钟信号进行开关控制;所述第一锁存器的所述第一NMOS晶体管、所述第二锁存器的所述第二PMOS晶体管根据所述第二时钟信号进行开关控制。
6.如权利要求3所述的反相输出动态D触发器,其特征在于:所述第一锁存器的所述第二PMOS晶体管、所述第二锁存器的所述第二NMOS晶体管根据所述第一时钟信号进行开关控制;所述第一锁存器的所述第一NMOS晶体管、所述第二锁存器的所述第一PMOS晶体管根据所述第二时钟信号进行开关控制。
7.如权利要求3所述的反相输出动态D触发器,其特征在于:所述第一锁存器的所述第一PMOS晶体管、所述第二锁存器的所述第一NMOS晶体管根据所述第一时钟信号进行开关控制;所述第一锁存器的所述第二NMOS晶体管、所述第二锁存器的所述第二PMOS晶体管根据所述第二时钟信号进行开关控制。
8.如权利要求3所述的反相输出动态D触发器,其特征在于:所述第一锁存器的所述第一PMOS晶体管、所述第二锁存器的所述第二NMOS晶体管根据所述第一时钟信号进行开关控制;所述第一锁存器的所述第二NMOS晶体管、所述第二锁存器的所述第一PMOS晶体管根据所述第二时钟信号进行开关控制。
9.一种多路并联的寄存器,其特征在于,包括
多个输入端,用于输入数据;
多个输出端,用于输出数据;
时钟信号端,用于接收时钟信号;
时钟缓冲器,用于将所述时钟信号端接收的时钟信号缓冲之后向多个动态D触发器提供时钟信号,多个动态D触发器并联连接在所述多个输入端和所述多个输出端之间,用于在时钟信号控制下锁存和/或读出数据,其中所述动态D触发器是如权利要求1-8所述的反相输出动态D触发器。
10.一种用于执行比特币挖矿算法的装置,包括根据权利要求1至8中任一项所述的反相输出动态D触发器或者根据权利要求9所述的寄存器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳比特微电子科技有限公司,未经深圳比特微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010575350.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:双轴输出消隙减速机
- 下一篇:接触式与非接触式相结合的地下停车场自动洗车系统