[发明专利]三角函数运算装置在审
申请号: | 202010609183.2 | 申请日: | 2020-06-29 |
公开(公告)号: | CN112181359A | 公开(公告)日: | 2021-01-05 |
发明(设计)人: | 山崎真人;丸山裕史 | 申请(专利权)人: | 蓝碧石半导体株式会社;多摩川精机株式会社 |
主分类号: | G06F7/548 | 分类号: | G06F7/548 |
代理公司: | 北京三聚阳光知识产权代理有限公司 11250 | 代理人: | 卜劲鸿 |
地址: | 日本神奈川县横*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 三角函数 运算 装置 | ||
1.一种三角函数运算装置,其具有:
地址产生器,其产生由与相位对应的多个比特串构成的地址信号;
三角函数表,其存储有分别对应于由所述地址信号的高位比特表示的相位的第1正弦和第1余弦、以及分别对应于由所述地址信号的低位比特表示的相位的第2正弦和第2余弦;
运算电路,其通过使用了通过参考所述三角函数表而提取出的、与所述地址信号对应的所述第1正弦、所述第1余弦、所述第2正弦和所述第2余弦的运算处理,将与所述地址信号对应的正弦作为运算值输出;以及
校正部,其基于与所述地址信号对应的校正值来校正所述运算值。
2.根据权利要求1所述的三角函数运算装置,其中,
所述校正部包括校正值表,该校正值表存储有分别对应于由所述地址信号表示的相位的校正值;所述校正部基于通过参考所述校正值表而提取出的、与所述地址信号对应的校正值来校正所述运算值。
3.根据权利要求1所述的三角函数运算装置,其中,
所述三角函数表包括:
第1三角函数表,其存储有分别对应于由所述地址信号的高位比特表示的相位的所述第1正弦和所述第1余弦,以及
第2三角函数表,其存储有分别对应于由所述地址信号的低位比特表示的相位的所述第2正弦和所述第2余弦。
4.根据权利要求2所述的三角函数运算装置,其中,
所述三角函数表包括:
第1三角函数表,其存储有分别对应于由所述地址信号的高位比特表示的相位的所述第1正弦和所述第1余弦,以及
第2三角函数表,其存储有分别对应于由所述地址信号的低位比特表示的相位的所述第2正弦和所述第2余弦。
5.根据权利要求1~4中的任一项所述的三角函数运算装置,其中,
所述运算电路包括:
第1乘法电路,其输出所述第1正弦与所述第2余弦之积;
第2乘法电路,其输出所述第2正弦与所述第1余弦之积;以及
加法电路,其将所述第1乘法电路的输出值与所述第2乘法电路的输出值相加。
6.一种三角函数运算装置,其具有:
地址产生器,其产生由与相位对应的多个比特串构成的地址信号;
三角函数表,其存储有分别对应于由所述地址信号的高位比特表示的相位的第1正弦和第1余弦、以及分别对应于由所述地址信号的低位比特表示的相位的第2正弦和第2余弦;
运算电路,其通过使用了通过参考所述三角函数表而提取出的、与所述地址信号对应的所述第1正弦、所述第1余弦、所述第2正弦和所述第2余弦的运算处理,将与所述地址信号对应的余弦作为运算值输出;以及
校正部,其基于与所述地址信号对应的校正值来校正所述运算值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于蓝碧石半导体株式会社;多摩川精机株式会社,未经蓝碧石半导体株式会社;多摩川精机株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010609183.2/1.html,转载请声明来源钻瓜专利网。