[发明专利]一种基于FPGA的水平镜像显示方法及装置在审
申请号: | 202010652423.7 | 申请日: | 2020-07-08 |
公开(公告)号: | CN111757036A | 公开(公告)日: | 2020-10-09 |
发明(设计)人: | 李永杰;刘世良;郑涛 | 申请(专利权)人: | 深圳市洲明科技股份有限公司 |
主分类号: | H04N5/765 | 分类号: | H04N5/765;H04N5/04;H04N5/262 |
代理公司: | 深圳协成知识产权代理事务所(普通合伙) 44458 | 代理人: | 伍永森 |
地址: | 518000 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga 水平 显示 方法 装置 | ||
1.一种基于FPGA的水平镜像显示方法,其特征在于,包括:
通过FPGA对输入信号进行解码,得到解码信号;
当检测到解码信号中的行同步信号的上升沿时,状态机将所述解码信号中的像素信号写入PING RAM;
从PONG RAM中同步倒叙读取所述像素信号,通过数据流输出控制器进行输出。
2.根据权利要求1所述的一种基于FPGA的水平镜像显示方法,其特征在于,所述通过FPGA对输入信号进行解码,得到解码信号具体为:
高清多媒体接口信号经过高速收发器串并转换器输入到FPGA;
对所述高清多媒体接口信号进行解码,得到像素时钟信号、行同步信号、场同步信号、像素有效信号和像素数据。
3.根据权利要求1所述的一种基于FPGA的水平镜像显示方法,其特征在于,所述当检测到解码信号中的行同步信号的上升沿时,状态机将所述解码信号中的像素信号写入PINGRAM包括:
通过输入数据流控制器检测行同步信号的上升沿;
将所述上升沿信号传递给状态机;
状态机从空闲状态进入WRITE PING状态,将像素信号写入PING RAM。
4.根据权利要求1所述的一种基于FPGA的水平镜像显示方法,其特征在于,所述PINGRAM和PONG RAM之间设置有时钟缓存。
5.根据权利要求2所述的一种基于FPGA的水平镜像显示方法,其特征在于,所述数据流输出控制器中设置有输出有效信号,所述输出有效信号与所述像素有效信号同步。
6.一种基于FPGA的水平镜像显示装置,其特征在于,包括:
解码模块,用于通过FPGA对输入信号进行解码,得到解码信号;
写入模块,用于当检测到解码信号中的行同步信号的上升沿时,状态机将所述解码信号中的像素信号写入PING RAM;
输出模块,用于从PONG RAM中同步倒叙读取所述像素信号,通过数据流输出控制器进行输出。
7.根据权利要求6所述的一种基于FPGA的水平镜像显示装置,其特征在于,所述解码模块包括:
输入单元,用于高清多媒体接口信号经过高速收发器串并转换器输入到FPGA;
解码单元,用于对所述高清多媒体接口信号进行解码,得到像素时钟信号、行同步信号、场同步信号、像素有效信号和像素数据。
8.根据权利要求6所述的一种基于FPGA的水平镜像显示装置,其特征在于,所述写入模块包括:
检测单元,用于通过输入数据流控制器检测行同步信号的上升沿;
传递单元,用于将所述上升沿信号传递给状态机;
写入单元,用于状态机从空闲状态进入WRITE PING状态,将像素信号写入PING RAM。
9.根据权利要求6所述的一种基于FPGA的水平镜像显示装置,其特征在于,所述PINGRAM和PONG RAM之间设置有时钟缓存。
10.根据权利要求7所述的一种基于FPGA的水平镜像显示装置,其特征在于,所述数据流输出控制器中设置有输出有效信号,所述输出有效信号与所述像素有效信号同步。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市洲明科技股份有限公司,未经深圳市洲明科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010652423.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种带有支撑架的配电网架空线路用吊装工具
- 下一篇:一种矿山机械作业支撑平台