[发明专利]高速外围设备互连系统内的通信方法及高速外围设备互连系统有效
申请号: | 202010673440.9 | 申请日: | 2020-07-14 |
公开(公告)号: | CN111858407B | 公开(公告)日: | 2021-12-07 |
发明(设计)人: | 尚文轩 | 申请(专利权)人: | 中航航空电子有限公司 |
主分类号: | G06F13/10 | 分类号: | G06F13/10;G06F13/42 |
代理公司: | 北京科家知识产权代理事务所(普通合伙) 11427 | 代理人: | 宫建华 |
地址: | 100086 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速 外围设备 互连 系统 通信 方法 | ||
本发明适用于计算机技术领域,提供了一种高速外围设备互连系统内的通信方法及高速外围设备互连系统,所述方法应用于端点设备上,包括:利用第一端点设备内部驻留的根复合体设备控制器驱动控制根复合体设备控制器进行配置空间访问以获取高速外围设备互连系统的拓扑与参数资源;根据第二端点设备的物理地址向所述第二端点设备发起数据交互。本发明提供的一种通信方法,端点设备能够反向调用根复合体设备控制器进行配置空间访问,从而获取到包括了各个端点设备物理地址的拓扑与参数资源信息,从而端点设备能够根据物理地址向其他端点设备发起数据交互,整个过程不需要使用根复合体设备的任何处理器资源,有效的节约了根复合体设备的软件和CPU资源。
技术领域
本发明属于通讯技术领域,尤其涉及一种高速外围设备互连系统内的通信方法及高速外围设备互连系统。
背景技术
PCIe(Peripheral Component Interconnect express,高速外围设备互连)是一种高速串行计算机扩展总线标准。PCIe系统作为本地可寻址通信网络系统,是以RC(RootComplex,根复合体)为主机的器件探测全网拓扑并对各个EP(Endpoint,端点设备)分配资源(例如地址,中断号等),从而进行后续通信工作的一种网络系统。
PCIe采用的是树状结构,全网的拓扑只有RC完全了解,EP无法了解除RC之外的其他任何EP的拓扑信息以及分配的资源,因此,在EP之间需要通信时,通讯信息是通过RC的软件通知过去的。然而,这样的通讯模式需要RC驻留一部分实现该通讯功能的软件,也需要占用一定的RC端处理器资源,存在RC的软件和CPU资源浪费严重的问题。
发明内容
本发明实施例的目的在于提供高速外围设备互连系统内的通信方法,旨在解决现有的PCIe还存在的RC的软件和CPU资源浪费严重的技术问题。
本发明实施例是这样实现的,一种高速外围设备互连系统内的通信方法,应用于高速外围设备互连系统内与根复合体设备通过外围设备互连总线连接的第一端点设备上,包括:
利用所述第一端点设备内部驻留的根复合体设备控制器驱动控制所述根复合体设备控制器进行配置空间访问;
获取高速外围设备互连系统的拓扑与参数资源;所述系统的拓扑与参数资源包括第二端点设备的物理地址;
根据所述第二端点设备的物理地址向所述第二端点设备发起数据交互。应用于高速外围设备互连系统内与根复合体设备通过外围设备互连总线连接的第一端点设备上,包括:
利用所述第一端点设备内部驻留的根复合体设备控制器驱动控制所述根复合体设备控制器进行配置空间访问;
获取高速外围设备互连系统的拓扑与参数资源;所述系统的拓扑与参数资源包括第二端点设备的物理地址;
根据所述第二端点设备的物理地址向所述第二端点设备发起数据交互。应用于高速外围设备互连系统内与根复合体设备通过外围设备互连总线连接的第一端点设备上,包括:
利用所述第一端点设备内部驻留的根复合体设备控制器驱动控制所述根复合体设备控制器进行配置空间访问;
获取高速外围设备互连系统的拓扑与参数资源;所述系统的拓扑与参数资源包括第二端点设备的物理地址;
根据所述第二端点设备的物理地址向所述第二端点设备发起数据交互。
本发明实施例的另一目的提供一种高速外围设备互连系统,包括根复合体设备以及与所述根复合体设备之间通过外围设备互连总线连接的控制端点设备以及目标端点设备;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中航航空电子有限公司,未经中航航空电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010673440.9/2.html,转载请声明来源钻瓜专利网。