[发明专利]一种快速起振电路及快速起振方法有效
申请号: | 202010673460.6 | 申请日: | 2020-07-14 |
公开(公告)号: | CN111565041B | 公开(公告)日: | 2021-07-02 |
发明(设计)人: | 方飞;柴路 | 申请(专利权)人: | 恒玄科技(上海)股份有限公司 |
主分类号: | H03L7/099 | 分类号: | H03L7/099 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 201306 上海市浦东新区自由*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 快速 电路 方法 | ||
1.一种快速起振电路,其特征在于,包括:多相位振荡器、控制电路、相位选择电路、驱动电路以及晶体振荡电路;其中,
所述多相位振荡器,用于生成多个不同相位的时钟;
所述控制电路连接所述相位选择电路和驱动电路,用于产生初始注入信号和周期注入信号,并通过所述初始注入信号和周期注入信号控制所述驱动电路的开启和关闭,当所述周期注入信号为低电平时,所述驱动电路关闭,当所述周期注入信号为高电平时,所述驱动电路开启;
所述相位选择电路连接所述多相位振荡器、控制电路、驱动电路和晶体振荡电路,用于根据所述控制电路产生的周期注入信号和所述晶体振荡电路反馈的振荡信号,从所述多相位振荡器生成的多个不同相位的时钟中选择合适相位的时钟,并通过所述驱动电路以选择的时钟驱动所述晶体振荡电路;
其中,所述合适相位的时钟为:与晶体自由振荡下的相位时钟的相位差最接近于设定相移的那个相位的时钟,所述设定相移根据整个快速起振电路的组件延迟确定。
2.根据权利要求1所述的快速起振电路,其特征在于,所述多相位振荡器为N级环形振荡器;
所述N级环形振荡器生成的时钟信号具有均匀分布的2N个相位,相邻两个相位的相位差为360/2N度;
其中,N为自然数。
3.根据权利要求2所述的快速起振电路,其特征在于,所述N为奇数。
4.根据权利要求1所述的快速起振电路,其特征在于,所述控制电路控制所述周期注入信号的注入周期以及注入次数;
所述多相位振荡器的频率校准精度越高,所述周期注入信号的注入周期就可以越长;
当达到所述注入次数后,停止相位选择和注入,所述晶体振荡电路自主振荡。
5.根据权利要求1所述的快速起振电路,其特征在于,所述相位选择电路包括比较器,用于将所述晶体振荡电路反馈的差分正弦波信号转换成方波的晶振时钟信号。
6.根据权利要求5所述的快速起振电路,其特征在于,所述相位选择电路包括计数器;
当所述周期注入信号为高电平时,所述方波的晶振时钟信号的第一个上升沿触发所述计数器开始计数,计数随后到来的所述多相位振荡器的相位时钟的上升沿的个数。
7.根据权利要求6所述的快速起振电路,其特征在于,所述相位选择电路通过所述计数器的计数,选择之后到来的第L个多相位振荡器的相位时钟上升沿所对应的相位作为被选择的合适相位;
其中,L为自然数,且:
(L-1)*360/2N度≤90度≤L*360/2N度。
8.根据权利要求7所述的快速起振电路,其特征在于,所述相位选择电路还包括索引电路和多路选择器;其中,
所述索引电路将所述被选择的合适相位对应的时钟选择信号设置为高电平,并通过所述多路选择器将该时钟选择信号对应的时钟信号发送给所述驱动电路。
9.根据权利要求1-8任一项所述的快速起振电路,其特征在于,所述晶体振荡电路为负反馈振荡电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恒玄科技(上海)股份有限公司,未经恒玄科技(上海)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010673460.6/1.html,转载请声明来源钻瓜专利网。