[发明专利]核斜坡检测电路在审
申请号: | 202010689258.2 | 申请日: | 2020-07-16 |
公开(公告)号: | CN112327197A | 公开(公告)日: | 2021-02-05 |
发明(设计)人: | 拉纳比尔·戴伊;维纳伊·切纳尼;昆丹·斯里瓦斯塔瓦;维贾雅·库马尔·维努孔道 | 申请(专利权)人: | ARM有限公司 |
主分类号: | G01R31/40 | 分类号: | G01R31/40 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 张霞 |
地址: | 英国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 斜坡 检测 电路 | ||
本文所述的各种实施方式涉及具有输出焊盘的设备,该输出焊盘提供来自输入输出(IO)电源的IO电压。该设备可以包括核斜坡检测电路,其检测来自核电源的核电压的第一斜坡并且提供核斜坡感测信号。该设备可以包括输出逻辑电路,其在接收到核斜坡感测信号之后将输出焊盘耦合到地,以便减少IO电源的泄漏。
技术领域
本公开的实施例涉及一种核斜坡检测电路。
背景技术
本部分旨在提供与理解本文所述的各种技术相关的信息。正如本部分的标题所暗示的,这是对相关技术的讨论,而绝不暗示它是现有技术。通常,相关技术可以被认为是现有技术或者可以不被认为是现有技术。因此,应当理解,本部分中的任何陈述应按照这种方式解读,而不是对现有技术的任何承认。
一些常规的电路设计试图以低功率工作。为了实现低功率方案,输入/输出(IO)电路可以适合于支持多个电源域(power domain)。然而,使用多个电源域通常会引起对这些多个域进行电源排序,其中电源排序是指一种策略,通过该策略确定多个电源的斜升或斜降的顺序或序列。此外,不正确的电源排序可能会引起IO电路不必要的泄漏和/或引起输出处的不确定状态。因此,存在减少泄漏以便改善电路性能和效率的需求。
发明内容
本公开的第一方面,提供了一种设备,可以包括:输出焊盘,提供来自输入输出IO电源的IO电压;核斜坡检测电路,检测来自核电源的核电压的第一斜坡并提供核斜坡感测信号;以及输出逻辑电路,在接收到所述核斜坡感测信号之后将所述输出焊盘耦合到地,以便减少所述IO电源的泄漏。
本公开的第二方面,提供了一种系统,包括:第一芯片,具有感测电路和带有第一输出焊盘的第一输入/输出IO单元,所述第一输出焊盘提供来自IO电源的输入输出电压和来自核电源的核电压中的至少一个;以及第二芯片,具有带有第二输出焊盘的第二IO单元,所述第二输出焊盘从所述第一输出焊盘接收所述IO电压和所述核电压中的至少一个,其中,所述感测电路检测所述核电压的第一斜坡并将所述第一输出焊盘耦合到地,直到核电源开始第一次斜升,以减少所述IO电压和所述核电压中的至少一个到所述第二输出焊盘的泄漏。
本公开的第三方面,提供了一种方法,包括:经由输出焊盘提供输入输出IO电压;检测核电压的第一斜坡;在检测所述核电压的所述第一斜坡期间生成斜坡感测信号;以及在接收到所述斜坡感测信号之后,将所述输出焊盘耦合到地,以便减少IO电压和所述核电压中的至少一个的泄漏。
附图说明
本文参考附图描述了各种技术的实施方式。然而,应当理解,附图仅示出了本文所描述的各种实施方式,并不意味着限制本文所描述的各种技术的实施例。
图1A示出了根据本文所述的各种实施方式的多个芯片、核电路(core circuitrv)和输入输出(IO)电路的图。
图1B示出了根据本文所述的各种实施方式的电源排序的波形图。
图2A至图2D示出了根据本文所述的各种实施方式的与核斜坡检测(core rampdetection)相关的电路的图。
图3示出了根据本文所述的各种实施方式的核检测电路的图。
图4A至图4B示出了根据本文所述的各种实施方式的核斜坡检测电路的图。
图5A至图5B示出了根据本文所述的各种实施方式的保持逻辑电路的图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ARM有限公司,未经ARM有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010689258.2/2.html,转载请声明来源钻瓜专利网。