[发明专利]电子系统及其故障检测方法、片上系统和总线系统在审
申请号: | 202010713686.4 | 申请日: | 2020-07-22 |
公开(公告)号: | CN112799871A | 公开(公告)日: | 2021-05-14 |
发明(设计)人: | 李千手;罗西塔斯瓦·巴塔查里亚 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G06F11/10 | 分类号: | G06F11/10 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 倪斌 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电子 系统 及其 故障 检测 方法 总线 | ||
1.一种电子系统,包括:
主知识产权IP,包括第一数据路径和第一控制信号路径;
检查器IP,包括第二控制信号路径;以及
错误检测电路,被配置为:
通过对由所述主IP通过所述第一数据路径输出到所述错误检测电路的输出数据执行纠错码ECC解码,来检测数据错误,并且
基于以下项来检测控制信号的错误:
第一信号,由所述主IP通过所述第一控制信号路径输出到所述错误检测电路,
第二信号,由所述检查器IP通过所述第二控制信号路径输出到所述错误检测电路。
2.根据权利要求1所述的电子系统,其中,所述错误检测电路包括:
ECC解码器,被配置为对所述输出数据执行所述ECC解码以检测数据错误,并响应于检测到所述数据错误而输出数据错误检测信号;以及
检查器电路,被配置为基于所述第一信号和所述第二信号来检测所述控制信号的错误,并且响应于检测到所述控制信号的错误而进一步输出控制信号错误检测信号。
3.根据权利要求2所述的电子系统,还包括:
故障收集电路,被配置为:
从所述ECC解码器接收所述数据错误检测信号,
从所述检查器电路接收所述控制信号错误检测信号,以及
响应于所述数据错误检测信号和所述控制信号错误检测信号,选择性地输出关于所述电子系统的故障检测信号。
4.根据权利要求1所述的电子系统,其中,
所述第一控制信号路径被配置为基于输入到所述主IP的第三信号来输出所述第一信号,以及
所述第二控制信号路径被配置为基于第四信号输出所述第二信号,所述第四信号被输入到所述检查器IP并且相对于所述第三信号延迟特定的时钟周期,并且
其中,所述错误检测电路被配置为通过将第五信号与所述第二信号进行比较来检测所述控制信号的错误,其中,所述第五信号相对于所述第一信号延迟所述特定的时钟周期。
5.根据权利要求4所述的电子系统,还包括:
第一延迟电路,被配置为通过将所述第三信号延迟所述特定的时钟周期来生成所述第四信号;以及
第二延迟电路,被配置为通过将所述第一信号延迟所述特定的时钟周期来生成所述第五信号。
6.根据权利要求1所述的电子系统,还包括:
ECC编码器,被配置为:
通过对输入数据执行ECC编码来生成已编码数据,以及
将所述已编码数据提供给所述主IP。
7.根据权利要求6所述的电子系统,其中,所述已编码数据包括所述输入数据和要基于所述输入数据生成的检查器数据。
8.根据权利要求1所述的电子系统,其中,所述第二控制信号路径包括与所述第一控制信号路径的电路元件相同的电路元件。
9.根据权利要求1所述的电子系统,其中,所述检查器IP还包括第二数据路径,所述第二数据路径是在所述第一数据路径被复制并且然后所有输入被绑定之后,通过边界优化而生成的。
10.根据权利要求9所述的电子系统,其中,在所述第二数据路径中,所述第二数据路径的输入和依赖于所述输入的所述第二数据路径的输出被省略。
11.根据权利要求9所述的电子系统,其中,
所述电子系统被实现为片上系统,以及
所述第二数据路径在所述片上系统的芯片上占据的电路面积小于所述第一数据路径在所述片上系统的芯片上占据的电路面积。
12.根据权利要求1所述的电子系统,其中,所有所述主IP、所述检查器IP和所述错误检测电路是被配置为在一个时钟域中操作的电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010713686.4/1.html,转载请声明来源钻瓜专利网。