[发明专利]控制器及其操作方法在审
申请号: | 202010740991.2 | 申请日: | 2020-07-29 |
公开(公告)号: | CN112732590A | 公开(公告)日: | 2021-04-30 |
发明(设计)人: | 李周映 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F12/02 | 分类号: | G06F12/02 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 王莹;太香花 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 控制器 及其 操作方法 | ||
1.一种控制器,包括:
中央处理单元,生成命令,使用基数大于二进制记数法的基数的记数法对逻辑地址进行管理,并且输出所述命令和所述逻辑地址;以及
闪存接口层,根据管芯的工作负载对所述命令进行排队,将所述逻辑地址转换为物理地址,并且通过被选择通道输出所述命令和所述物理地址。
2.根据权利要求1所述的控制器,其中:
所述中央处理单元进一步将以更大基数记数法表示的逻辑地址转换成以二进制记数法表示的逻辑地址,
所述闪存接口层进一步将所述以二进制记数法表示的逻辑地址转换成所述以更大基数记数法表示的逻辑地址,并且
所述闪存接口层将所述以更大基数记数法表示的逻辑地址转换为所述物理地址,所述物理地址包括管芯地址和存储块地址。
3.根据权利要求2所述的控制器,其中所述中央处理单元进一步根据所述通道的工作负载对所述命令进行排队,并且将被排队的命令和所述逻辑地址输出到所述闪存接口层。
4.根据权利要求3所述的控制器,其中所述中央处理单元包括闪存转换层,使用更大基数记数法来对所述逻辑地址进行管理,将所述以更大基数记数法表示的逻辑地址转换为所述以二进制记数法表示的逻辑地址,并且输出所述以二进制记数法表示的逻辑地址。
5.一种控制器,包括:
闪存转换层:
在考虑多个通道的工作负载的情况下选择所述多个通道中的通道,
对联接到被选择通道的多个管芯中包括的存储块的逻辑地址进行管理,所述逻辑地址以十六进制记数法表示并且按升序排列,
将以十六进制记数法表示的逻辑地址转换为以二进制记数法表示的逻辑地址,并且
输出所述二进制记数法的所述逻辑地址;以及
闪存接口层:
将所述以二进制记数法表示的逻辑地址转换成十六进制记数法的逻辑地址,
基于所述以十六进制记数法表示的逻辑地址生成被选择管芯和存储块的物理地址,并且
通过所述被选择通道输出所述物理地址。
6.根据权利要求5所述的控制器,其中所述闪存转换层包括:
十六进制数表,对所述以十六进制记数法表示的逻辑地址进行管理;以及
十六进制数至二进制数转换组件,即H2B组件,将所述以十六进制记数法表示的逻辑地址转换成所述以二进制记数法表示的逻辑地址,然后输出所述以二进制记数法表示的逻辑地址。
7.根据权利要求6所述的控制器,其中所述十六进制数表中存储的逻辑地址彼此不同。
8.根据权利要求7所述的控制器,其中:
所述逻辑地址从所述管芯中的任意一个内的第一存储块起连续地增加,并且
下一管芯中的第一存储块的逻辑地址从先前管芯中的最后存储块的逻辑地址起不连续地增加。
9.根据权利要求5所述的控制器,其中所述闪存接口层包括分别联接到所述多个通道的多个闪存接口。
10.根据权利要求9所述的控制器,其中:
在所述多个闪存接口之中,联接到所述被选择通道的闪存接口接收所述以二进制记数法表示的逻辑地址,并且
已接收所述逻辑地址的闪存接口通过所述被选择通道输出所述物理地址。
11.根据权利要求9所述的控制器,其中所述多个闪存接口中的每一个包括:
命令队列控制器,根据所述管芯的工作负载对所接收的命令进行排队,并且按所述命令的排队顺序输出所述命令;以及
逻辑到物理转换组件,即L2P转换组件,将所述以十六进制记数法表示的逻辑地址转换成所述物理地址,并且输出所述物理地址。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010740991.2/1.html,转载请声明来源钻瓜专利网。