[发明专利]基于XVC协议的服务器及FPGA固件更新调试方法在审
申请号: | 202010794534.1 | 申请日: | 2020-08-10 |
公开(公告)号: | CN111934931A | 公开(公告)日: | 2020-11-13 |
发明(设计)人: | 蔡严克;张杰;胡俊;孙芸华 | 申请(专利权)人: | 中国科学院高能物理研究所 |
主分类号: | H04L12/24 | 分类号: | H04L12/24;H04L29/06;H04L29/08;G06F15/78;G06F11/36;G06F8/65 |
代理公司: | 北京高沃律师事务所 11569 | 代理人: | 王立普 |
地址: | 100049 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 xvc 协议 服务器 fpga 更新 调试 方法 | ||
1.一种基于XVC协议的服务器,其特征在于,包括:第一FPGA和第一闪存芯片;所述第一FPGA用于接收上位机通过TCP/IP网络发送的数据包,并对所述数据包进行解析、模拟JTAG接口以及将所述数据包以JTAG时序下载到至少一个待调试FPGA组件中;所述数据包的格式为基于XVC协议的数据包;所述第一闪存芯片用于存储配置第一FPGA的数据;所述待测试FPGA组件包括第二FPGA和与所述第二FPGA连接的第二闪存芯片;所述第二FPGA为待调试的FPGA器件;所述第二闪存芯片用于存储配置第二FPGA的数据;
所述第一FPGA包括TCP/IP模块、状态机模块、缓存模块和JTAG模拟模块;所述TCP/IP模块用于接收上位机通过TCP/IP网络发送的数据包;所述状态机模块用于根据XVC协议对所述数据包进行解析;所述缓存模块用于缓存所述数据包;所述JTAG模拟模块用于模拟JTAG接口,并将所述数据包以JTAG时序下载到至少一个待调试FPGA组件中。
2.根据权利要求1所述的一种基于XVC协议的服务器,其特征在于,所述第一FPGA采用verilog硬件描述语言编写而成。
3.根据权利要求1所述的一种基于XVC协议的服务器,其特征在于,还包括物理层芯片;所述第一FPGA通过所述物理层芯片与所述上位机连接;所述物理层芯片用于实现以太网络的数据传送。
4.根据权利要求3所述的一种基于XVC协议的服务器,其特征在于,还包括RJ45接口;所述上位机通过所述RJ45接口与所述物理层芯片连接。
5.根据权利要求4所述的一种基于XVC协议的服务器,其特征在于,所述物理层芯片为支持SFP光口的物理层芯片;所述RJ45接口为SFP光口。
6.根据权利要求4所述的一种基于XVC协议的服务器,其特征在于,所述物理层芯片为支持SFP电口的物理层芯片;所述RJ45接口为SFP电口。
7.一种FPGA固件更新调试方法,其特征在于,所述FPGA固件更新调试方法采用上述权利要求1-6中任意一项所述的基于XVC协议的服务器实现,所述方法,包括:
上位机采用ISE软件或者Vivado软件生成基于TCP/IP协议的XVC虚拟电缆服务;
开启所述基于TCP/IP协议的XVC虚拟电缆服务,并输入基于XVC协议的服务器的IP和TCP/IP协议的端口信息后,将用户在所述上位机生成的.bit文件或.mcs文件通过所述基于XVC协议的服务器下载到至少一个待测试FPGA组件中,以实现对待测试FPGA组件中的第二FPGA的固件的更新;
开启所述基于TCP/IP协议的XVC虚拟电缆服务,并输入基于XVC协议的服务器的IP和TCP/IP协议的端口信息后,将用户在所述上位机生成的.bit文件和.ltx文件通过所述基于XVC协议的服务器下载到至少一个待测试FPGA组件中,待测试FPGA组件中的第二FPGA对接收到的数据进行响应,并将响应结果传输至所述上位机,所述上位机中的ISE软件或者Vivado软件对所述响应结果进行处理,以实现对第二FPGA的固件的调试。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院高能物理研究所,未经中国科学院高能物理研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010794534.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种气动抓手的装配方法
- 下一篇:一种服装用的多功能布料的制备方法