[发明专利]一种高分辨率示波器垂直缩放电路及方法在审

专利信息
申请号: 202010812364.5 申请日: 2020-08-13
公开(公告)号: CN112051427A 公开(公告)日: 2020-12-08
发明(设计)人: 邵成华;贺增昊;杨江涛 申请(专利权)人: 中电科仪器仪表有限公司
主分类号: G01R13/02 分类号: G01R13/02
代理公司: 青岛智地领创专利代理有限公司 37252 代理人: 种艳丽
地址: 266555 山*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 高分辨率 示波器 垂直 缩放 电路 方法
【权利要求书】:

1.一种高分辨率示波器垂直缩放电路,其特征在于:包括采集数据映射电路、位图叠加电路、主窗口位图存储电路、高分辨率窗口位图存储电路、模拟数字转换器ADC、时钟电路、CPU、LCD、采集数据处理电路、时钟管理电路、采集存储控制电路和内存条;

时钟电路,被配置为用于提供ADC和FPGA所需的时钟;

时钟管理电路,被配置为用于完成FPGA内部所需时钟的产生及管理;

模拟数字转换器ADC,被配置为用于完成信号的采集,并把采集的数据送入采集数据处理电路;

采集数据处理电路,被配置为用于完成相应的数据处理,并把处理后的采集数据送入采集存储控制电路;

采集存储控制电路,被配置为用于把采集数据存入内存条,当需要显示时采集存储控制电路把采集数据从内存条中读出,并送给采集数据映射电路;

采集数据映射电路,被配置为用于完成采集数据的映射,映射的原则是:(1)主窗口中根据CPU在屏幕上划定的显示区域内的垂直分辨率的大小确定采集数据的位数;(2)高分辨率窗口中进行采集数据的全位宽映射,并把映射后的数据送给位图叠加电路;

位图叠加电路,被配置为用于对采集数据映射电路送来的数据进行频度叠加,并生成主窗口位图和高分辨率窗口位图,并将主窗口位图和高分辨率窗口位图分别存储到主窗口位图存储电路和高分辨率窗口位图存储电路;

CPU,被配置为用于读取主窗口位图和高分辨率窗口位图,然后送至LCD进行显示,其中主窗口反映了波形的全貌,高分辨率窗口则充分显示波形的细节。

2.一种高分辨率示波器垂直缩放方法,其特征在于:采用如权利要求1所述的一种高分辨率示波器垂直缩放电路,具体包括如下步骤:

步骤1:模拟数字转换器ADC采集到的采集数据首先送入采集数据处理电路中进行相应的处理,然后由采集存储控制电路存入内存条;

步骤2:采集数据映射电路接收采集存储控制电路从内存条中读取的数据,并完成映射,主窗口中根据CPU在屏幕上划定的显示区域内的垂直分辨率的大小确定采集数据的位数,并完成线性映射,这样映射能显示波形的全貌;高分辨率窗口中进行采集数据的全位宽映射,这样就能显示波形的细节,完成高精度测试与分析;

步骤3:位图叠加电路对采集数据映射电路送来的数据进行频度叠加,并生成主窗口位图和高分辨率窗口位图,分别存储到主窗口位图存储电路和高分辨率窗口位图存储电路。CPU读取主窗口位图和高分辨率窗口位图,然后送至LCD进行显示。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中电科仪器仪表有限公司,未经中电科仪器仪表有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202010812364.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top