[发明专利]存储器装置及其操作方法在审
申请号: | 202010826364.0 | 申请日: | 2020-08-17 |
公开(公告)号: | CN112988052A | 公开(公告)日: | 2021-06-18 |
发明(设计)人: | 严基杓 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06;G06F13/16 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 赵赫;太香花 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 装置 及其 操作方法 | ||
1.一种存储器装置,包括:
存储器单元阵列,包括多个存储器区域;
输入/输出电路,从外部控制器接收命令、地址和数据;
页面缓冲器组,包括分别通过多个位线联接到所述多个存储器区域的多个页面缓冲器;
行解码器,基于所述地址中包括的行地址,从所述多个存储器区域之中选择待执行与所述命令相对应的操作的存储器区域;
列解码器,根据所述地址中包括的列地址来将所述数据传送到所述多个页面缓冲器中的页面缓冲器;以及
地址控制器,响应于从所述外部控制器接收的地址更改命令来控制所述行解码器和所述列解码器,使得将所述数据存储在不同于所选择的存储器区域的另一存储器区域中。
2.根据权利要求1所述的存储器装置,其中:
所述输入/输出电路从所述外部控制器接收所述地址更改命令和更改地址,并且
所述地址控制器控制所述行解码器,使得所述行解码器根据所述更改地址中包括的更改行地址来选择所述另一存储器区域。
3.根据权利要求1所述的存储器装置,其中:
所述输入/输出电路从所述外部控制器接收用于指示更改所述数据的数据更改命令、更改地址和更改数据,并且
所述地址控制器响应于所述数据更改命令来控制所述行解码器和所述列解码器,使得将所述更改数据存储在与所述更改地址相对应的区域中。
4.根据权利要求3所述的存储器装置,其中所述地址控制器控制所述列解码器,使得根据所述更改地址中包括的更改列地址,来将所述更改数据存储在所述多个页面缓冲器之中的、存储所述数据的页面缓冲器中。
5.根据权利要求4所述的存储器装置,其中所述地址控制器控制所述行解码器,使得将所述更改数据存储在与所述更改地址中包括的更改行地址相对应的存储器区域中。
6.根据权利要求3所述的存储器装置,其中所述地址控制器控制所述列解码器,使得根据所述更改地址中包括的更改列地址,来将所述更改数据存储在所述多个页面缓冲器中的、不同于存储所述数据的页面缓冲器的另一页面缓冲器中。
7.根据权利要求3所述的存储器装置,其中所述地址控制器控制所述行解码器,使得将所述更改数据存储在与所述更改地址中包括的更改行地址相对应的存储器区域中。
8.根据权利要求3所述的存储器装置,其中所述地址控制器控制所述列解码器,使得根据所述更改地址中包括的更改列地址,来将所述更改数据存储在存储所述数据的主缓冲器或高速缓存缓冲器中。
9.一种存储器装置,包括:
存储器单元阵列,包括多个存储器区域;
输入/输出电路,从外部控制器接收命令、地址和数据;
页面缓冲器组,包括分别通过多个位线联接到所述多个存储器区域的多个页面缓冲器;
行解码器,根据所述地址中包括的行地址,从所述多个存储器区域之中选择待执行与所述命令相对应的操作的存储器区域;
列解码器,根据所述地址中包括的列地址,将所述数据传送到所述多个页面缓冲器中的页面缓冲器;以及
地址控制器,响应于从所述外部控制器接收的数据更改命令来控制所述列解码器,使得将用于更改所述数据的更改数据存储在所述多个页面缓冲器中的所述页面缓冲器中。
10.根据权利要求9所述的存储器装置,其中:
所述输入/输出电路从所述外部控制器接收所述数据更改命令、更改地址和所述更改数据,并且
所述地址控制器控制所述列解码器,使得所述列解码器根据所述更改地址中包括的更改列地址来选择所述多个页面缓冲器中的页面缓冲器。
11.根据权利要求10所述的存储器装置,其中所述地址控制器控制所述行解码器,使得根据所述更改地址中包括的更改行地址来将所述更改数据存储在不同于所选择的存储器区域的另一存储器区域中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010826364.0/1.html,转载请声明来源钻瓜专利网。