[发明专利]处理器及实现方法、电子设备和存储介质有效
申请号: | 202010851757.7 | 申请日: | 2020-08-21 |
公开(公告)号: | CN112152947B | 公开(公告)日: | 2021-07-20 |
发明(设计)人: | 严小平 | 申请(专利权)人: | 北京百度网讯科技有限公司 |
主分类号: | H04L12/951 | 分类号: | H04L12/951;H04L12/861;G06N3/063 |
代理公司: | 北京鸿德海业知识产权代理有限公司 11412 | 代理人: | 谷春静 |
地址: | 100085 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 处理器 实现 方法 电子设备 存储 介质 | ||
1.一种处理器,包括:系统控制器、存储阵列模块、数据打包拆包模块以及运算模块;
所述系统控制器,用于将预定的数据包信息发送给所述数据打包拆包模块;
所述数据打包拆包模块,用于根据所述数据包信息从所述存储阵列模块获取对应的数据包数据,将所述数据包数据与所述数据包信息进行打包,将打包得到的第一数据包发送给所述运算模块进行运算处理,并获取所述运算模块返回的第二数据包,通过对所述第二数据包进行拆包得到运算结果数据,存储到所述存储阵列模块中;
所述存储阵列模块,用于进行数据存储;
所述运算模块,用于对获取到的所述第一数据包进行运算处理,根据运算结果数据生成所述第二数据包,返回给所述数据打包拆包模块。
2.根据权利要求1所述的处理器,还包括:
直接内存存取模块,用于在所述系统控制器的控制下实现外部存储数据与所述存储阵列模块中的内部存储阵列数据的高速交换。
3.根据权利要求1所述的处理器,还包括:
路由交换模块,用于将获取自所述数据打包拆包模块的所述第一数据包发送给所述运算模块,并将获取自所述运算模块的所述第二数据包发送给所述数据打包拆包模块。
4.根据权利要求3所述的处理器,其中,
所述运算模块包括:通用运算模块以及激活运算模块;
所述通用运算模块,用于进行通用运算;所述激活运算模块,用于进行激活运算。
5.根据权利要求4所述的处理器,其中,
所述存储阵列模块中包括N1个存储单元;
所述数据打包拆包模块中包括N2个数据打包拆包单元,每个数据打包拆包单元分别通过一个数据通道连接到所述路由交换模块上,N1和N2均为大于一的正整数;
所述通用运算模块中包括M个运算单元,所述激活运算模块中包括P个运算单元,每个运算单元分别通过一个数据通道连接到所述路由交换模块上,M和P均为大于一的正整数;
所述数据打包拆包单元将从所述存储单元获取的所述数据包数据及从所述系统控制器获取的所述数据包信息进行打包,利用所述数据通道,将打包得到的所述第一数据包通过所述路由交换模块发送给运算单元进行运算处理,并利用所述数据通道,通过所述路由交换模块获取所述运算单元返回的所述第二数据包,通过对所述第二数据包进行拆包得到运算结果数据,存储到所述存储单元中。
6.根据权利要求5所述的处理器,其中,
所述数据包信息中包括:源通道、源地址、目的通道以及运算类型;
所述数据打包拆包单元从所述源通道对应的存储单元的所述源地址中获取所述数据包数据;
所述路由交换模块将所述第一数据包发送给所述目的通道对应的运算单元进行所述运算类型的运算处理。
7.根据权利要求6所述的处理器,其中,
所述N1和N2的取值相同,每个数据打包拆包单元分别对应于一个存储单元,从对应的存储单元获取所述数据包数据。
8.根据权利要求7所述的处理器,其中,
所述数据包信息中进一步包括:目的地址或存储策略;
若所述数据包信息中包括所述目的地址,则所述数据打包拆包单元根据所述目的地址,将所述运算结果数据存储到对应的存储单元中;
若所述数据包信息中包括所述存储策略,则所述数据打包拆包单元根据所述存储策略,将所述运算结果数据存储到对应的存储单元中。
9.根据权利要求8所述的处理器,其中,所述存储策略包括:实现数据对齐的存储策略。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京百度网讯科技有限公司,未经北京百度网讯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010851757.7/1.html,转载请声明来源钻瓜专利网。