[发明专利]寄存器单元、级联寄存器及控制方法在审
申请号: | 202010896428.4 | 申请日: | 2020-08-31 |
公开(公告)号: | CN112036112A | 公开(公告)日: | 2020-12-04 |
发明(设计)人: | 贾复山;耿磊 | 申请(专利权)人: | 南京盛科网络有限公司 |
主分类号: | G06F30/39 | 分类号: | G06F30/39;G06F30/35;G06F9/30 |
代理公司: | 苏州威世朋知识产权代理事务所(普通合伙) 32235 | 代理人: | 董燕 |
地址: | 211500 江苏省南京市江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 寄存器 单元 级联 控制 方法 | ||
本发明揭示了一种寄存器单元、级联寄存器及控制方法,至少两个寄存器单元进行级联,每个所述寄存器单元包括相互连接的寄存器和控制模块,其中:所述寄存器用于锁存数据,并向本级控制模块发送寄存器的锁存状态;所述控制模块用于根据下级控制模块的控制信号,对本级寄存器中的数据进行处理,并结合本级寄存器的锁存状态,生成本级控制模块的控制信号,发送给上级控制模块。与现有技术相比,本发明的寄存器单元和级联寄存器,通过寄存器本身的锁存功能以及下游的流控信号,对本级寄存器锁存的数据进行处理,同时在无法处理上游数据时给上游发送流控信号,从而提高了数据处理的灵活性,降低了流量控制复杂度,并且不需要FIFO进行缓存,节省了资源。
技术领域
本发明属于电子电路技术领域,尤其是涉及一种寄存器单元、级联寄存器及控制方法。
背景技术
在集成电路设计过程中,当数据量较大时会通过多级级联的寄存器进行存储,级联的寄存器在时钟周期内将数据往下一级寄存器输送,最后一级寄存器将数据发送给下游进行处理。
当下游出现数据拥塞时,会给最后一级寄存器发送流控信号。由于前面级联的寄存器无法收到流控信号,因此不会停止时钟周期内的数据输送,导致需要在最后一级寄存器的后面再增加一个FIFO(先入先出缓冲器)来缓存前面各级寄存器输送的数据,否则会导致数据丢失从而造成芯片功能错误。
但是增加FIFO来缓存会增加流量控制的复杂度以及造成资源和芯片面积的浪费。
发明内容
本发明的目的在于提供一种寄存器单元、级联寄存器及控制方法。
为实现上述发明目的之一,本发明一实施方式提供一种寄存器单元,至少两个寄存器单元进行级联,每个所述寄存器单元包括相互连接的寄存器和控制模块,其中:
所述寄存器用于锁存数据,并向本级控制模块发送寄存器的锁存状态;
所述控制模块用于根据下级控制模块的控制信号,对本级寄存器中的数据进行处理,并结合本级寄存器的锁存状态,生成本级控制模块的控制信号,发送给上级控制模块。
作为本发明一实施方式的进一步改进,所述寄存器的锁存状态包括锁存有数据和没有锁存数据,所述控制模块还用于:
在收到下级控制模块取值为1的控制信号时,若本级寄存器中锁存有数据,则将本级寄存器中的数据发送给下级控制模块,并向上级控制模块发送本级控制模块取值为1的控制信号;若本级寄存器中没有锁存数据,直接向上级控制模块发送本级控制模块取值为1的控制信号。
作为本发明一实施方式的进一步改进,所述寄存器还用于向下级控制模块发送寄存器的锁存状态;
所述控制模块还用于在收到上级寄存器的数据时,若上级寄存器的锁存状态为锁存有数据,则将收到的数据锁存在本级寄存器中。
作为本发明一实施方式的进一步改进,所述控制模块还用于:
在收到下级控制模块取值为0的控制信号时,若本级寄存器锁存有数据,则向上级控制模块发送本级控制模块取值为0的控制信号,否则向上级控制模块发送本级控制模块取值为1的控制信号。
为实现上述发明目的之一,本发明一实施方式提供一种级联寄存器,所述级联寄存器由至少两个上述任一所述寄存器单元级联而成,其中:
本级寄存器向下级控制模块输出寄存器的锁存状态;
本级控制模块向上级控制模块输出控制信号。
为实现上述发明目的之一,本发明一实施方式提供一种寄存器单元的控制方法,所述寄存器单元包括相互连接的寄存器和控制模块,所述方法包括:
在收到下级控制模块取值为1的控制信号时,将本级寄存器中数据发送给下级控制模块,并向上级控制模块发送本级控制模块取值为1的控制信号;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京盛科网络有限公司,未经南京盛科网络有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010896428.4/2.html,转载请声明来源钻瓜专利网。