[发明专利]用于处理编程失败的存储器系统及其操作方法在审
申请号: | 202010937453.2 | 申请日: | 2020-09-08 |
公开(公告)号: | CN113312279A | 公开(公告)日: | 2021-08-27 |
发明(设计)人: | 李周映 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F12/0877 | 分类号: | G06F12/0877;G06F3/06 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 李新娜;王璇 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 处理 编程 失败 存储器 系统 及其 操作方法 | ||
1.一种存储器系统,包括:
存储器装置,包括存储目标数据的存储块;以及
控制器,将所述目标数据保持在写入缓冲器中直到对所述存储块的编程操作成功,当所述编程操作失败并且进入只读模式时,更新与所述目标数据相关联的写入高速缓存标签,并且当接收到关于所述目标数据的读取命令时,基于所述写入高速缓存标签来从所述写入缓冲器中读取所述目标数据。
2.根据权利要求1所述的存储器系统,其中所述写入高速缓存标签包括存储在所述写入缓冲器中的所述目标数据的物理地址、关于所述目标数据的逻辑地址以及指示所述逻辑地址的有效性的信息。
3.根据权利要求2所述的存储器系统,其中当包括在所述写入高速缓存标签中的第一逻辑地址有效并且和与所述读取命令一起输入的第二逻辑地址相同时,所述控制器从所述写入缓冲器读取所述目标数据。
4.根据权利要求1所述的存储器系统,其中在执行所述编程操作时,所述控制器将所述写入高速缓存标签中的关于所述目标数据的逻辑地址设置为无效。
5.根据权利要求4所述的存储器系统,其中所述控制器通过使所述写入高速缓存标签中的关于所述目标数据的逻辑地址有效,来更新所述写入高速缓存标签。
6.根据权利要求1所述的存储器系统,其中当对所述存储块的编程操作失败时,所述控制器确定所述存储块是坏存储块。
7.根据权利要求6所述的存储器系统,其中当被确定为所述坏存储块的存储块的数量等于或大于阈值时,所述控制器进入所述只读模式。
8.根据权利要求1所述的存储器系统,其中当从外部装置提供所述目标数据时,所述控制器将所述目标数据存储在所述写入缓冲器中,并且控制所述存储器装置执行关于所述目标数据的编程操作。
9.根据权利要求8所述的存储器系统,其中当进入所述只读模式时,所述控制器保持存储在所述写入缓冲器中的所述目标数据。
10.根据权利要求1所述的存储器系统,其中当所述编程操作失败并且进入所述只读模式时,所述控制器跳过与所述编程操作相关联的错误处理操作;并且
其中所述错误处理操作包括分配用于新的开放存储块的空闲块,以及将所述目标数据重新编程到所述新的开放存储块。
11.一种存储器系统,包括:
存储器装置,包括存储块和页面缓冲器;以及
控制器,当对所述存储块执行编程操作时将存储在写入缓冲器中的目标数据移动到所述页面缓冲器;当在所述编程操作失败之后进入只读模式时,将存储在所述页面缓冲器中的所述目标数据加载到所述写入缓冲器中;并且更新关于加载在所述写入缓冲器中的所述目标数据的写入高速缓存标签;其中当接收到针对所述目标数据的读取请求时,所述控制器基于所述写入高速缓存标签来从所述写入缓冲器获得所述目标数据。
12.根据权利要求11所述的存储器系统,其中所述写入高速缓存标签包括存储在所述写入缓冲器中的所述目标数据的物理地址、关于所述目标数据的逻辑地址、以及指示所述逻辑地址的有效性的信息。
13.根据权利要求12所述的存储器系统,其中当包括在所述写入高速缓存标签中的第一逻辑地址有效并且与和所述读取命令一起输入的第二逻辑地址相同时,所述控制器从所述写入缓冲器读取所述目标数据。
14.根据权利要求11所述的存储器系统,其中在执行所述编程操作时,所述控制器将所述写入高速缓存标签中的关于所述目标数据的逻辑地址设置为无效。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010937453.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:半导体器件及其制作方法
- 下一篇:车辆车灯的顺序照明装置