[发明专利]用于加速数据结构修整的装置和方法在审
申请号: | 202010940276.3 | 申请日: | 2019-11-28 |
公开(公告)号: | CN112085827A | 公开(公告)日: | 2020-12-15 |
发明(设计)人: | M·阿波达卡;C·本廷;肖炏;C·布朗利;T·罗利;J·巴尔扎克;T·施吕斯列尔 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06T15/06 | 分类号: | G06T15/06;G06T1/20;G06T1/60 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 李炜;黄嵩泉 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 加速 数据结构 修整 装置 方法 | ||
1.一种系统,包括:
中央处理单元CPU,所述CPU包括第一多个核;
图形处理器,所述图形处理器包括:
第二多个核,用于执行程序代码以渲染图像,其中,至少一个核包括:
与所述至少一个核相关联的执行电路,用于执行图形程序代码的至少部分以执行包括以下操作的多个操作:
基于位于三维3D空间内的多个基元构建加速数据结构,所述加速数据结构包括按层级结构布置的节点,每个节点与所述3D空间内的包围体相关联,所述节点包括:
在所述层级结构的底部的多个叶节点,每个叶节点包围所述基元中的一个或多个基元;以及
一个或多个内节点,每个内节点包围一个或多个叶节点;
使一条或多条光线遍历通过所述加速数据结构;
标识所述一条或多条光线与所述基元中的一个或多个基元之间的相交
检测所述3D空间中所述基元中的一个或多个基元至新位置的移动;以及
基于所述一个或多个基元的所述新位置执行自底至顶的修整操作以调整所述加速数据结构的节点,所述自底至顶的修整操作包括:
基于所述一个或多个基元的所述新位置调整所述叶节点中的一个或多个叶节点;
如果由内节点包围的叶节点已被调整,则调整所述内节点;以及
存储器控制器,用于将所述第一多个核和所述第二多个核耦合至系统存储器设备。
2.如权利要求1所述的系统,其中,调整内节点的操作包括:合并由所述内节点包围的叶节点的包围体。
3.如权利要求1所述的系统,其中,所述自底至顶的修整操作包括:按逆深度优先搜索DFS顺序调整叶节点和内节点。
4.如权利要求1所述的系统,其中,调整所述叶节点和内节点进一步包括:使用所指定的离散化来压缩所述叶节点。
5.如权利要求1-4中的任一项所述的系统,其中,所述执行电路用于执行以下附加操作:生成相交结果,所述相交结果包括能用于发射一条或多条次级光线的命中数据;或者其中,所述执行电路用于在不具有任何依赖关系的情况下并行地调整所述叶节点。
6.如权利要求1所述的系统,其中,层级式加速数据结构包括包围体层级结构。
7.如权利要求6所述的系统,其中,所述叶节点和所述内节点包括所述层级结构内的3D体积。
8.一种图形处理器,包括:
多个核,用于执行程序代码以渲染图像,其中,至少一个核包括:
与所述至少一个核相关联的执行电路,用于执行图形程序代码的至少部分以执行包括以下操作的多个操作:
基于位于三维3D空间内的多个基元构建加速数据结构,所述加速数据结构包括按层级结构布置的节点,每个节点与所述3D空间内的包围体相关联,所述节点包括:
在所述层级结构的底部的多个叶节点,每个叶节点包围所述基元中的一个或多个基元;以及
一个或多个内节点,每个内节点包围一个或多个叶节点;
使一条或多条光线遍历通过所述加速数据结构;
标识所述一条或多条光线与所述基元中的一个或多个基元之间的相交
检测所述3D空间中所述基元中的一个或多个基元至新位置的移动;以及
基于所述一个或多个基元的所述新位置执行自底至顶的修整操作以调整所述加速数据结构的节点,所述自底至顶的修整操作包括:
基于所述一个或多个基元的所述新位置调整所述叶节点中的一个或多个叶节点;以及
如果由内节点包围的叶节点已被调整,则调整所述内节点。
9.如权利要求8所述的图形处理器,其中,调整内节点的操作包括:合并由所述内节点包围的叶节点的包围体。
10.如权利要求8所述的图形处理器,其中,所述自底至顶的修整操作包括:按逆深度优先搜索DFS顺序调整叶节点和内节点。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010940276.3/1.html,转载请声明来源钻瓜专利网。