[发明专利]一种受PWM波驱动负载的反馈信号高速采样保持电路在审
申请号: | 202010975358.1 | 申请日: | 2020-09-16 |
公开(公告)号: | CN112104368A | 公开(公告)日: | 2020-12-18 |
发明(设计)人: | 梁伟 | 申请(专利权)人: | 绍兴文理学院 |
主分类号: | H03M1/12 | 分类号: | H03M1/12 |
代理公司: | 绍兴普华联合专利代理事务所(普通合伙) 33274 | 代理人: | 丁建清 |
地址: | 312000 *** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 pwm 驱动 负载 反馈 信号 高速 采样 保持 电路 | ||
1.一种受PWM波驱动负载的反馈信号高速采样保持电路,其特征在于,包括控制时序模块和积分采样器,所述控制时序模块和积分采样器相连,所述控制时序模块同步PWM信号并循环输出,所述控制时序模块通过控制积分采样器在大于等于3个PWM信号的周期内对反馈信号进行积分、保持、清零,从而获得反馈信号的平均值,所述控制时序模块控制积分采样器提供至少一个PWM信号周期的时间用于反馈信号积分、至少一个PWM信号周期的时间保持采样结果和用于A/D采样、至少一个PWM信号周期的时间用于积分采样器清零和调节输出。
2.根据权利要求1所述一种受PWM波驱动负载的反馈信号高速采样保持电路,其特征在于,所述积分采样器进入保持状态时,所述控制时序模块同步触发进行A/D采样;所述积分采样器进入清零状态时,所述控制时序模块调节计算并更新控制输出。
3.根据权利要求1所述一种受PWM波驱动负载的反馈信号高速采样保持电路,其特征在于,所述控制时序模块包括十进制计数器和双四输入端或门芯片,所述十进制计数器将其中一个输出端反馈到复位端形成三进制计数器,所述十进制计数器剩余输出端做循环输出,并与双四输入端或门芯片相应的输入端相连。
4.根据权利要求1所述一种受PWM波驱动负载的反馈信号高速采样保持电路,其特征在于,所述积分采样器包括采样电路和整流电路,所述采样电路分别与整流电路和控制时序模块相连,所述采样电路对整流电路的输出信号进行积分、保持和清零。
5.根据权利要求4所述一种受PWM波驱动负载的反馈信号高速采样保持电路,其特征在于,所述整流电路包括运算放大器U1A、运算放大器U1B、以及外围器件,所述外围器件包括电阻R1、电阻R2和二极管D1,所述运算放大器U1A的同向输入端接地,所述运算放大器U1A的反向输入端分别接电阻R1的一端和电阻R2的一端,所述电阻R1的另一端作为积分采样器的信号输入端VIN,所述运算放大器U1B的同向输入端分别接电阻R2的另一端和二极管D1的正极,所述二极管D1的负极接运算放大器U1A的输出端,所述运算放大器U1B的输出端分别接其反向输入端和采样电路,且其公共连接端作为整流电路输出信号V1的输出端。
6.根据权利要求4所述一种受PWM波驱动负载的反馈信号高速采样保持电路,其特征在于,所述采样电路包括电阻R3、电阻R4、电阻R5、电容C1、MOS管T1、MOS管T2、MOS管T3、MOS管T4、以及运算放大器U2A,所述电阻R3的一端接整流电路,所述电阻R3的另一端分别接电阻R4的一端和MOS管T1的漏极,且其公共连接端作为整流电路输出信号V2的输出端,所述MOS管T1的源极接MOS管T2的源极,所述MOS管T2的漏极接地,所述MOS管T1的栅极接MOS管T2的栅极,且其公共连接端接控制时序模块,所述运算放大器U2A的同向输入端接地,所述运算放大器U2A的反向输入端分别接电阻R4的另一端、电容C1的一端和MOS管T3的漏极,所述运算放大器U2A的输出端分别接电容C1的另一端和电阻R5的一端,且其公共连接端作为积分采样器的信号输出端VOUT,所述电阻R5的另一端接MOS管T4的漏极,所述MOS管T4的源极接MOS管T3的源极,所述MOS管T4的栅极接MOS管T3的栅极,且其公共连接端接控制时序模块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于绍兴文理学院,未经绍兴文理学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010975358.1/1.html,转载请声明来源钻瓜专利网。