[发明专利]用于芯片设计的方法、系统、设备以及存储介质有效
申请号: | 202010980254.X | 申请日: | 2020-09-17 |
公开(公告)号: | CN112100950B | 公开(公告)日: | 2021-07-02 |
发明(设计)人: | 王毓千;梁洪昌;晋大师;姚水音 | 申请(专利权)人: | 海光信息技术股份有限公司 |
主分类号: | G06F30/327 | 分类号: | G06F30/327;G06F30/3312 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 彭久云 |
地址: | 300384 天津市华苑产业区*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 芯片 设计 方法 系统 设备 以及 存储 介质 | ||
1.一种用于芯片设计的方法,包括:
加载网表,其中,所述网表包括用于芯片设计的多个功能模块、位于所述多个功能模块之间的多个逻辑电路以及所述多个功能模块的时序信息;
基于时序分析工具根据所述网表获得波形文件,其中,所述波形文件包括所述多个逻辑电路的工作波形;
加载与所述波形文件关联的属性设计文件,结合所述网表从所述属性设计文件中读取所述多个功能模块的时钟频率;
根据所述多个功能模块的时钟频率,确定位于所述多个功能模块中的相邻传输级功能模块的稳定频率,其中,确定位于所述多个功能模块中的相邻传输级功能模块的稳定频率包括:
将所述相邻传输级功能模块的其中之一的时钟频率作为稳定频率;基于所述稳定频率,标识所述相邻传输级功能模块之间的逻辑电路的工作波形中的非稳定翻转状态,
其中,标识所述逻辑电路的工作波形中的非稳定翻转状态包括:
比较所述相邻传输级功能模块的稳定频率对应的波形与所述相邻传输级功能模块之间的逻辑电路的工作波形,
当所述逻辑电路的工作波形中的至少一个脉冲与所述稳定频率对应的波形的有效沿不重叠时,所述至少一个脉冲被标识为非稳定翻转状态,
其中,所述稳定频率对应的波形的有效沿包括所述稳定频率对应的波形的上升沿。
2.根据权利要求1所述的用于芯片设计的方法,还包括:根据标识出的所述逻辑电路的工作波形中的非稳定翻转状态,计算单个功率分析周期内的时钟信号在所述相邻传输级功能模块之间传递过程中产生的非稳定翻转状态导致的功率。
3.根据权利要求1所述的用于芯片设计的方法,其中,把将所述相邻传输级功能模块的其中之一的时钟频率作为稳定频率替换为:
将所述相邻传输级功能模块的时钟频率中最大的时钟频率作为稳定频率。
4.根据权利要求1-3任一所述的用于芯片设计的方法,其中,所述多个功能模块包括第一触发器和第二触发器,
所述第一触发器的输出端通过所述逻辑电路与所述第二触发器的输入端连接,所述第一触发器的时钟引脚与所述第二触发器的时钟引脚连接,所述第一触发器的时钟频率与所述第二触发器的时钟频率相等。
5.根据权利要求4所述的用于芯片设计的方法,其中,所述逻辑电路包括第一组合逻辑电路,
所述第一组合逻辑电路与所述第一触发器的输出端和所述第二触发器的输入端连接,
其中,标识所述逻辑电路的工作波形中的非稳定翻转状态包括:
将所述第一触发器的时钟频率作为稳定频率,
基于所述第一触发器的时钟频率对应的波形,标识所述第一组合逻辑电路的工作波形中的非稳定翻转状态。
6.根据权利要求4所述的用于芯片设计的方法,其中,所述多个功能模块还包括第三触发器,
所述逻辑电路包括扇出逻辑电路,所述扇出逻辑电路包括多个第一分支逻辑电路,
所述第一触发器的输出端通过所述多个第一分支逻辑电路分别与所述第二触发器的输入端和所述第三触发器的输入端连接,
所述第一触发器的时钟引脚接收第一时钟信号,所述第三触发器的时钟引脚接收第二时钟信号,所述第一时钟信号包括第一时钟频率,所述第二时钟信号包括第二时钟频率,所述第一触发器和所述第二触发器的时钟频率分别包括所述第一时钟频率,所述第三触发器的时钟频率包括所述第二时钟频率,
标识所述逻辑电路的工作波形中的非稳定翻转状态包括:
将所述第一触发器的第一时钟频率作为稳定频率,
基于所述第一触发器的第一时钟频率对应的波形,分别标识所述扇出逻辑电路的多个第一分支逻辑电路的工作波形中的非稳定翻转状态。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海光信息技术股份有限公司,未经海光信息技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010980254.X/1.html,转载请声明来源钻瓜专利网。