[发明专利]易扩展管芯上结构接口在审
申请号: | 202011010899.7 | 申请日: | 2020-09-23 |
公开(公告)号: | CN112925735A | 公开(公告)日: | 2021-06-08 |
发明(设计)人: | S·乔德里;R·G·布兰肯希普;S·P·加戴伊;S·库马尔;V·M·亚伯拉罕;Y-C·刘 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F15/78;G06F30/392;G06F115/02;G06F115/08 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘文灿 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 扩展 管芯 结构 接口 | ||
用于将代理耦合到结构的接口支持一组一致性互连协议,并且包括:用于传送控制信号以支持该接口的全局通道,用于将与请求相关联的消息传送到结构上的其他代理的请求通道,用于将响应传送到结构上的其他代理的响应通道,以及用于耦合以将与数据传输相关的消息传送到结构上的其他代理的数据通道,其中,数据传输包括有效载荷数据。
相关申请
本申请要求享有于2019年12月6日提交的美国临时专利申请序号62/944,773的权益,其公开内容被认为是本申请的公开内容的一部分,并且通过引用方式以其全部内容并入本申请的公开内容。
技术领域
本公开涉及计算系统,并且特别地(但不排他地)涉及点对点互连。
背景技术
半导体处理和逻辑设计的进步已经允许集成电路设备上可能存在的逻辑的量的增加。作为必然结果,计算机系统配置已从系统中的单个或多个集成电路演变为个体集成电路上存在的多个核心、多个硬件线程和多个逻辑处理器,以及集成在此类处理器内的其他接口。处理器或集成电路通常包括单个物理处理器管芯,其中,处理器管芯可以包括任何数量的核心、硬件线程、逻辑处理器、接口、存储器、控制器集线器等。
由于在较小的包装中安装更多处理能力的更大能力,因此较小的计算设备已越来越受欢迎。智能手机、平板电脑、超薄笔记本电脑和其他用户设备呈指数增长。然而,这些较小的设备都依赖于服务器来进行超出外形规格(form factor)的数据存储和复杂处理二者。因此,高性能计算市场(即,服务器空间)的需求也增加了。例如,在现代服务器中,通常不仅存在具有多个核心的单个处理器,而且还存在多个物理处理器(也称为多个插口)以提高计算能力。然而,随着处理能力随着计算系统中设备数量的增加而增长,插口与其他设备之间的通信变得更加重要。
实际上,互连已经从主要处理电气通信的更传统的多点总线发展到促进快速通信的完全互连的架构。不幸的是,随着对未来处理器以更高速率消费的需求,对现有互连架构的功能施加了对应的需求。
附图说明
图1是示出片上系统(SoC)设备的示例实施例的简化框图。
图2是示例计算系统的示例逻辑流程视图的简化框图。
图3是示出示例易扩展管芯上结构接口的简化框图。
图4是示出示例计算快速链路(CXL)拓扑的简化框图。
图5A-5B是示出易扩展管芯上结构接口的实施例的简化框图。
图6是示出示例易扩展管芯上结构接口的通道上的信令的时序图。
图7是示出示例易扩展管芯上结构接口的通道上的信令的时序图,其包括使用阻止信号。
图8是示出示例易扩展管芯上结构接口的通道上的信用返回信令的时序图。
图9是示出示例易扩展管芯上结构接口的全局通道的一部分的简化框图。
图10是示出用于示例易扩展管芯上结构接口的示例初始化状态机的图。
图11是示出示例易扩展管芯上结构接口的初始化的时序图。
图12是示出示例易扩展管芯上结构接口中的断开流程的第一示例的时序图。
图13是示出示例易扩展管芯上结构接口中的断开流程的第二示例的时序图。
图14A-14B是示出用于使用示例易扩展管芯上结构接口的信令的示例技术的流程图。
图15示出了包括多核处理器的计算系统的框图的实施例。
图16示出了包括多核处理器的计算系统的框图的另一实施例。
图17示出了处理器的框图的实施例。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011010899.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:用于容错量子计算机的并行流设备和方法
- 下一篇:流式传输交换结构接口