[发明专利]一种栅约束硅控整流器及其实现方法在审
申请号: | 202011024051.X | 申请日: | 2020-09-25 |
公开(公告)号: | CN112071834A | 公开(公告)日: | 2020-12-11 |
发明(设计)人: | 朱天志;黄冠群;陈昊瑜;邵华 | 申请(专利权)人: | 上海华力微电子有限公司 |
主分类号: | H01L27/02 | 分类号: | H01L27/02;H01L27/06;H01L21/8249 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 曹廷廷 |
地址: | 201315*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 约束 整流器 及其 实现 方法 | ||
本发明公开了一种栅约束硅控整流器及其实现方法,将现有的新型栅约束硅控整流器中第二P型栅极(50)覆盖P阱的部分去掉,保留其覆盖N阱的部分,并将该第二P型栅极(50)和高浓度P型掺杂(20)相连并引出电极构成所述栅约束硅控整流器的阳极,本发明可在提升维持电压的同时,简化制造工艺,降低因引入肖特基结的界面缺陷。
技术领域
本发明涉及半导体集成电路技术领域,特别是涉及一种新型栅约束硅控整流器及其实现方法。
背景技术
在集成电路防静电保护设计领域,防静电保护设计窗口一般取决于工作电压和内部受保护电路的栅氧化层厚度,以某公司55LP先进工艺平台为例,其核心器件(1.2VMOSFET)的工作电压为1.2V,栅氧化层厚度为25A(埃,0.1nm),所以该公司55LP先进工艺平台核心器件(1.2V MOSFET)的防静电保护设计窗口通常为1.32V~5V之间。但是该公司55LP先进工艺平台核心器件(1.2VNMOS)的回滞效应特性曲线,如图1所示,却表明核心器件的触发电压(Vt1,右侧曲线较低位置拐点对应电压)为6.7V,超出核心器件的防静电保护设计窗口,如果将该核心器件(1.2VNMOS)直接用于防静电保护设计,极易导致核心器件(1.2VMOSFET)的栅氧化层发生可靠性问题。
业界某公司首先提出了一种如图2所示的栅约束硅控整流器以试图解决先进工艺平台核心器件的防静电保护设计问题。
如图2所示,该现有栅约束硅控整流器ESD器件包括多个浅沟道隔离层(STI,Shallow Trench Isolation)10、高浓度N型掺杂(N+)28、高浓度P型掺杂(P+)20、高浓度N型掺杂(N+)24、高浓度P型掺杂(P+)26、N阱(N-Well)60、P阱(P-Well)70、P型衬底(P-sub)80、第一P型栅极40、第二P型栅极50以及多个连接掺杂区与电极的金属硅化物(Silicide)30。
整个ESD器件置于P型衬底(P-sub)80上,在P型衬底(P-sub)80左边生成一个N阱(N-Well)60,在P型衬底(P-sub)80右边生成一个P阱(P-Well)70,高浓度N型掺杂(N+)28、高浓度P型掺杂(P+)20置于N阱(N-Well)60上部,高浓度P型掺杂(P+)20、N阱(N-Well)60以及P阱(P-Well)70构成等效PNP三极管结构,高浓度N型掺杂(N+)24、高浓度P型掺杂(P+)26置于P阱(P-Well)70上部,N阱(N-Well)60、P阱(P-Well)70与高浓度N型掺杂(N+)24构成等效NPN三极管结构;
在高浓度N型掺杂(N+)28左侧设置浅沟道隔离层(STI,Shallow TrenchIsolation)10,高浓度N型掺杂(N+)28、高浓度P型掺杂(P+)20间用N阱(N-Well)60隔离(即其间的间隔为60的一部分),在该部分N阱上方设置第一P型栅极40,高浓度P型掺杂(P+)20的右侧为N阱(N-Well)60的一部分,高浓度P型掺杂(P+)20的右侧到N阱(N-Well)60与P阱(P-Well)70分界处的宽度为A,高浓度N型掺杂(N+)24、高浓度P型掺杂(P+)26间用浅沟道隔离层(STI,Shallow Trench Isolation)10隔离,高浓度P型掺杂(P+)26右侧设置浅沟道隔离层(STI,Shallow Trench Isolation)10,高浓度N型掺杂(N+)24的左侧为P阱(P-Well)70的一部分,高浓度N型掺杂(N+)24的左侧到N阱(N-Well)60与P阱(P-Well)70分界处的宽度为B;
在高浓度N型掺杂(N+)28的上方、高浓度P型掺杂(P+)20的上方、高浓度N型掺杂(N+)24的上方、高浓度P型掺杂(P+)26的上方生成4个金属硅化物30,在高浓度N型掺杂(N+)24左侧的宽度为B的P阱上方和高浓度P型掺杂(P+)20右侧的宽度为A的N阱的上方设置第二P型栅极50,即第二P型栅极50在N阱和P阱分界处上方且不覆盖高浓度P型掺杂(P+)20和高浓度N型掺杂(N+)24;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华力微电子有限公司,未经上海华力微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011024051.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:城市生活垃圾剔除分类装置
- 下一篇:一种栅约束硅控整流器及其实现方法
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的