[发明专利]FPGA芯片内的测试逻辑分析单元有效
申请号: | 202011024159.9 | 申请日: | 2020-09-25 |
公开(公告)号: | CN112198424B | 公开(公告)日: | 2023-04-25 |
发明(设计)人: | 陈永;邬刚 | 申请(专利权)人: | 杭州加速科技有限公司 |
主分类号: | G01R31/3177 | 分类号: | G01R31/3177;G01R31/317;G06F13/28 |
代理公司: | 北京市君合律师事务所 11517 | 代理人: | 王再芊;毕长生 |
地址: | 311121 浙江省杭州市余杭区*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | fpga 芯片 测试 逻辑 分析 单元 | ||
1.一种FPGA芯片内的测试逻辑分析单元,包括:
逻辑分析模块,用于对被测用户逻辑单元输出的输出信号或测试信号进行自动化分析,所述逻辑分析模块包括向量缓存、周期时间表、边沿时间表、指令执行单元、比较结果缓存以及接口时序比较单元;
PCIE模块,用于使逻辑分析模块与外部计算机进行通信,所述PCIE模块包括
PCIEIP单元、DMA写接口、DMA读接口,
其中,所述向量缓存存储多条向量,每条向量包括周期时间表地址、边沿时间表地址、边沿数据、微指令以及微指令参数,所述指令执行单元通过读取所述向量缓存、时间周期表和边沿时间表并执行所述微指令,在所述接口时序比较单元生成期待信号。
2.根据权利要求1所述的测试逻辑分析单元,其特征在于,所述接口时序比较单元被配置为从所述用户逻辑单元的输出信号接口接收输出信号,或从所述用户逻辑单元的测试信号接口接收测试信号。
3.根据权利要求2所述的测试逻辑分析单元,其特征在于,所述接口时序比较单元进一步被配置为将所述输出信号或所述测试信号与所述期待信号进行比较,并且将比较结果存储到所述比较结果缓存中。
4.根据权利要求1-3中任一项所述的测试逻辑分析单元,其特征在于,所述PCIEIP单元用于与外部计算机进行通信,所述DMA写接口用于向所述逻辑分析模块写入向量数据和配置数据,所述DMA读接口用于从所述逻辑分析模块中读取逻辑分析结果。
5.根据权利要求4所述的测试逻辑分析单元,其特征在于,所述配置数据包括用于写入周期时间表的周期时间数据以及用于写入边沿时间表的边沿时间数据。
6.一种FPGA芯片,其特征在于,所述FPGA芯片包括被测用户逻辑单元以及根据权利要求1至5中任一项所述的测试逻辑分析单元。
7.根据权利要求6所述的FPGA芯片,其特征在于,所述FPGA芯片还包括扇出电路和配置寄存器,所述扇出电路被配置为在配置寄存器的控制下向外部物理接口和所述逻辑分析模块扇出所述被测用户逻辑单元的输出信号。
8.根据权利要求7所述的FPGA芯片,其特征在于,所述PCIE模块还包括寄存器接口,用于对所述配置寄存器进行设置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州加速科技有限公司,未经杭州加速科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011024159.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:生物质燃料气化炉结构
- 下一篇:FPGA芯片内的时钟生成单元