[发明专利]用于RF DAC的背景静态误差测量和时序偏斜误差测量在审
申请号: | 202011084826.2 | 申请日: | 2020-10-12 |
公开(公告)号: | CN112653462A | 公开(公告)日: | 2021-04-13 |
发明(设计)人: | 赵嘉林;柴田肇;G·恩格尔 | 申请(专利权)人: | 亚德诺半导体国际无限责任公司 |
主分类号: | H03M1/10 | 分类号: | H03M1/10 |
代理公司: | 中国贸促会专利商标事务所有限公司 11038 | 代理人: | 张丹 |
地址: | 爱尔兰*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 rf dac 背景 静态 误差 测量 时序 偏斜 | ||
本公开涉及用于RF DAC的背景静态误差测量和时序偏斜误差测量。数模转换通过使用数字输入的数据位控制单元元素或单元来生成与数字输入对应的模拟输出。单位元素或单元分别对模拟输出做出贡献。由于工艺、电压和温度的变化,单位元素或单元可能不匹配。不匹配会降低模拟输出的质量。为了提取不匹配,可以使用透明的抖动。可以通过观察模拟输出并将观察到的输出与抖动进行交叉关联来提取失配。提取后,可以相应地调整单位元素或单元以减少不匹配。
相关申请的交叉引用
本申请要求于2019年10月12日提交的标题为“用于RF DAC的背景静态误差测量和时序偏斜误差测量”的PCT申请PCT/CN2019/110785的权益和优先权,其全部内容通过引用合并于此。
技术领域
本公开一般地涉及数模转换器(DAC),并且更具体地但不限于涉及用于射频(RF)DAC的静态误差和时序偏斜误差的背景测量。
背景技术
DAC在各种应用中用于将数字信号转换为模拟信号。例如,处理器可以生成数字信号,而DAC可以将数字信号转换为适合在有线或无线介质上传输的模拟信号。DAC可以通过例如分辨率、速度/采样率、带宽、动态范围、谐波失真或噪声量、功耗、面积/大小等来表征。
DAC的设计可能会因目标规格而异。有些DAC专为精度而设计,而有些DAC专为提高速度而设计。所有的DAC都将包含DAC模块,这些模块可由数字输入的数据位控制,并有助于模拟输出。例如,可以控制DAC单元为模拟输出提供一定量的电荷。总体而言,DAC模块可用于将与数字输入相对应的模拟输出输出到DAC。
附图说明
为了提供对本公开及其特征和优点的更完整的理解,结合附图参考以下描述,其中,相同的附图标记表示相同的部分,其中:
图1示出了根据本公开的一些实施例的两个示例性DAC单元。
图2示出了根据本公开的一些实施例的图1的两个示例性DAC单元的电流波形。
图3示出了根据本公开的一些实施例的具有静态误差和时序偏斜测量的示例性DAC。
图4示出了根据本公开的一些实施例的具有静态误差和时序偏斜测量的DAC,其中,抖动信号被数字地相加。
图5示出了根据本公开的一些实施例的具有静态误差和时序偏斜测量的另一DAC,其中在模拟域中添加了抖动信号;
图6示出了根据本公开的一些实施例的具有静态误差和时序偏斜测量的又一个DAC,其中在模拟域中添加了抖动信号;
图7-12示出了根据本公开的一些实施例的六个DAC单元的各自的交叉关联结果。
图13是示出根据本公开的一些实施例的用于提取DAC的静态误差和时序偏斜误差的方法的流程图;
图14是示出根据本公开的一些实施例的用于提取DAC的静态误差和时序偏斜误差的另一种方法的流程图。
具体实施方式
数模转换通过使用数字输入的数据位控制DAC单元来生成与数字输入对应的模拟输出。DAC单元分别对模拟输出做出贡献。由于工艺、电压和温度变化,DAC单元可能不匹配。不匹配会降低模拟输出的质量。要提取不匹配项,可以使用透明的抖动。可以通过观察模拟输出并执行观察到的输出与抖动的交叉关联来提取失配。提取后,可以相应地调整DAC单元以减少失配。
DAC架构
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于亚德诺半导体国际无限责任公司,未经亚德诺半导体国际无限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011084826.2/2.html,转载请声明来源钻瓜专利网。