[发明专利]一种基于数字重采样的非同源数据接收调制装置有效

专利信息
申请号: 202011127137.5 申请日: 2020-10-20
公开(公告)号: CN112346091B 公开(公告)日: 2022-07-01
发明(设计)人: 李超;张伟辉 申请(专利权)人: 中国电子科技集团公司第五十四研究所
主分类号: G01S19/37 分类号: G01S19/37
代理公司: 河北东尚律师事务所 13124 代理人: 王文庆
地址: 050081 河北省石家庄市中山西路*** 国省代码: 河北;13
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 数字 采样 同源 数据 接收 调制 装置
【权利要求书】:

1.一种基于数字重采样的非同源数据接收调制装置,其特征在于,包括符号映射器(1)、第一成形滤波器(2-1)、第二成形滤波器(2-2)、数字重采样器(3)、第一DA(4-1)、第二DA(4-2)、时钟源(5)、模拟正交调制器(6)和载波源(7);

符号映射器(1)接收外部输入的待调制数据与待调制数据伴随时钟信号,并使用待调制数据伴随时钟信号作为符号映射器(1)内部时序处理时钟,对接收的待调制数据进行符号映射处理,产生两路符号映射信号,并将第一路符号映射信号输出给第一成形滤波器(2-1),将第二路符号映射信号输出给第二成形滤波器(2-2);

第一成形滤波器(2-1)接收外部输入的待调制数据伴随时钟信号与符号映射器(1)输入的第一路符号映射信号,并使用待调制数据伴随时钟信号作为第一成形滤波器(2-1)的内部时序处理时钟,对接收的第一路符号映射信号进行成形滤波处理,产生第一路2倍采样的基带信号,并将该信号输出给数字重采样器(3);

第二成形滤波器(2-2)接收外部输入的待调制数据伴随时钟信号与符号映射器(1)输入的第二路符号映射信号,并使用待调制数据伴随时钟信号作为第二成形滤波器(2-2)的内部时序处理时钟,对接收的第二路符号映射信号进行成形滤波处理,产生第二路2倍采样的基带信号,并将该信号输出给数字重采样器(3);

数字重采样器(3)根据外部输入的调制信号符号速率设置参数,使用外部输入的待调制数据伴随时钟信号与第一 DA(4-1)传来的DA采样时钟信号作为数字重采样器(3)的两个内部时序处理时钟,对第一路2倍采样的基带信号与第二路2倍采样的基带信号分别进行数字重采样处理,产生两路数字重采样基带信号,并将第一路数字重采样基带信号传给第一DA(4-1),将第二路数字重采样基带信号传给第二DA(4-2);

时钟源(5)产生DA采样时钟信号,并分别传给第一DA(4-1)、第二DA(4-2)和数字重采样器(3);

第一DA(4-1)接收时钟源(5)产生的DA采样时钟信号,对数字重采样器(3)输入的第一路数字重采样基带信号进行数模转换,产生并输出第一路模拟基带信号;此外,第一DA(4-1)还将接收到的DA采样时钟信号输出给数字重采样器(3);

第二DA(4-2)接收时钟源(5)产生的DA采样时钟信号,对数字重采样器(3)输入的第二路数字重采样基带信号进行数模转换,产生并输出第二路模拟基带信号;

载波源(7)产生载波信号并输出给模拟正交调制器(6);

模拟正交调制器(6)使用载波源(7)输出的载波信号,对第一DA(4-1)与第二DA(4-2)传来的模拟基带信号进行正交混频,然后输出中频模拟调制信号。

2.根据权利要求1所述的一种基于数字重采样的非同源数据接收调制装置,其特征在于,所述数字重采样器(3)包括第一数据缓冲器(8-1)、第二数据缓冲器(8-2)、数据高位截位器(9)、数据低位截位器(10)、累加器(11)、第一数据循环存储器(12-1)、第二数据循环存储器(12-2)、滤波器系数存储器(13)、第一加权求和器(14-1)、第二加权求和器(14-2)、速率匹配器(15)和累加步进调节器(16);其中,

第一数据缓冲器(8-1)使用待调制数据伴随时钟信号作为其内部时序处理时钟,接收第一成形滤波器(2-1)输出的数字信号,并以当前输入信号为起始,依次将相邻的3个已输入信号进行组合,产生4个输入信号为一组的组合信号,并将组合信号输出给第一数据循环存储器(12-1);

第二数据缓冲器(12-2)使用待调制数据伴随时钟信号作为其内部时序处理时钟,接收第二低通滤波器(2-2)输出的数字信号,并以当前输入信号为起始,依次将相邻的3个已输入信号进行组合,产生4个输入信号为一组的组合信号,并将组合信号输出给第二数据循环存储器(12-2);

第一数据循环存储器(12-1)与第二数据循环存储器(12-2)使用待调制数据伴随时钟信号,对存储空间进行循环写入,从而使第一数据缓冲器(8-1)与第二数据缓冲器(8-2)输出的组合信号分别完成循环存储;此外,第一数据循环存储器(12-1)与第二数据循环存储器(12-2)使用DA采样时钟信号,接收数据高位截位器(9)输入的数据读取地址,并输出当前接收到的数据读取地址所对应的已存储的组合信号,第一数据循环存储器(12-1)输出的组合信号给第一加权求和器(14-1),第二数据循环存储器(12-2)输出的组合信号给第二加权求和器(14-2);

滤波器系数存储器(13)使用DA采样时钟信号接收数据低位截位器(10)输出的数据读取地址,并将当前接收到的数据读取地址所对应的滤波器组合系数分别输出给第一加权求和器(14-1)与第二加权求和器(14-2);

第一加权求和器(14-1)使用DA采样时钟信号接收第一数据循环存储器(12-1)输出的组合信号与滤波器系数存储器(13)输出的滤波器组合系数,并将滤波器组合系数中的4个滤波器系数依次当做组合信号中4个数据的加权值,完成滤波器组合系数与组合信号的加权求和运算,并将结果输出给第一DA(4-1);

第二加权求和器(14-2)使用DA采样时钟信号接收第二数据循环存储器(12-2)输出的组合信号与滤波器系数存储器(13)输出的滤波器组合系数,并将滤波器组合系数中的4个滤波器系数依次当做组合信号中4个数据的加权值,完成滤波器组合系数与组合信号的加权求和运算,并将结果输出给第二DA(4-2);

累加步进调节器(16)使用DA采样时钟信号接收速率匹配器(15)输出的地址信息输出控制信号,当地址信息输出控制信号有效时,累加步进调节器(16)向累加器(11)输出预先设置的第一累加步进值,当地址信息输出控制信号无效时,累加步进调节器(16)向累加器(11)输出预先设置的第二累加步进值;所述预先设置的第一累加步进值大于预先设置的第二累加步进值;

累加器(11)使用DA采样时钟信号接收累加步进调节器(16)输出的累加步进值以及外部输入的调制信号符号速率设置参数,将其相加后作为新的累加步进值并进行累加计算,产生地址信息并输出给数据高位截位器(9)与数据低位截位器(10);

数据高位截位器(9)使用DA采样时钟信号接收累加器(11)输出的地址信息,并将高位地址信息截取处理后输出给第一数据循环存储器(12-1)与第二数据循环存储器(12-2);

数据低位截位器(10)使用DA采样时钟信号接收累加器(11)输出的地址信息,并将低位地址信息截取处理后输出给滤波器系数存储器(13);

速率匹配器(15)使用使用DA采样时钟信号接收第二数据缓冲器(8-2)输出的数据累计缓冲总量数据信号与数据高位截位器(9)输出的地址高位累计总量数据信号,并对接收的两路数据进行数值比对,产生地址信息输出控制信号并将地址信息输出控制信号输出给累加步进调节器(16)。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第五十四研究所,未经中国电子科技集团公司第五十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202011127137.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top