[发明专利]电子装置有效
申请号: | 202011133112.6 | 申请日: | 2020-10-21 |
公开(公告)号: | CN113160733B | 公开(公告)日: | 2023-05-30 |
发明(设计)人: | 蔡嘉豪;程怡瑄;萧炫睿;施建丰;黄圣峰 | 申请(专利权)人: | 群创光电股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 朱颖;刘芳 |
地址: | 中国台湾新竹科学工*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电子 装置 | ||
1.一种电子装置,其特征在于,包括:
像素阵列,包括依序排列在基板上的第一子像素行、第二子像素行、第三子像素行及第四子像素行,其中所述第一子像素行与所述第四子像素行具有相同的颜色,且所述第一子像素行、第二子像素行、第三子像素行三者的颜色互不相同;以及
第一驱动电路,设置在所述基板上,并且位于所述像素阵列的一侧,其中所述第一驱动电路包括:
多个解多路复用器电路,包括第一解多路复用器电路与第二解多路复用器电路;以及
多个开关电路,包括第一开关电路、第二开关电路及第三开关电路,其中所述第二开关电路设置于所述第一开关电路及所述第三开关电路之间,且所述第一开关电路及所述第三开关电路接收相同的开关信号,
其中所述第一开关电路耦接所述第一解多路复用器电路,且所述第一解多路复用器电路耦接所述第一子像素行、所述第二子像素行及所述第三子像素行,
其中所述第二开关电路耦接所述第二解多路复用器电路,且所述第二解多路复用器电路耦接所述第四子像素行,
其中所述第一驱动电路依序提供驱动信号给所述第一子像素行、所述第四子像素行及所述第二子像素行。
2.根据权利要求1所述的电子装置,其特征在于,所述第一开关电路提供第一驱动信号至所述第一解多路复用器电路,并且所述第二开关电路提供第二驱动信号至所述第二解多路复用器电路,且所述第一驱动信号的时序与所述第二驱动信号的时序不同。
3.根据权利要求2所述的电子装置,其特征在于,所述第一开关电路接收第一输出信号以及第一开关信号,以依据所述第一输出信号以及所述第一开关信号来提供所述第一驱动信号,并且所述第二开关电路接收所述第一输出信号以及第二开关信号,以依据所述第一输出信号以及所述第二开关信号来提供所述第二驱动信号,其中所述第一开关信号与所述第二开关信号的时序不同。
4.根据权利要求3所述的电子装置,其特征在于,所述多个解多路复用器电路包含第三解多路复用器电路,所述第三开关电路提供第三驱动信号至所述第三解多路复用器电路,并且所述多个解多路复用器电路包含第四解多路复用器电路,所述多个开关电路包括第四开关电路,所述第四开关电路提供第四驱动信号至所述第四解多路复用器电路,
其中所述第一驱动信号至所述第四驱动信号的时序不同。
5.根据权利要求4所述的电子装置,其特征在于,所述第三开关电路接收第二输出信号以及所述第一开关信号,以依据所述第二输出信号以及所述第一开关信号来提供所述第三驱动信号,并且所述第四开关电路接收所述第二输出信号以及所述第二开关信号,以依据所述第二输出信号以及所述第二开关信号来提供所述第四驱动信号,其中所述第一输出信号与所述第二输出信号的时序不同。
6.根据权利要求5所述的电子装置,其特征在于,所述第一驱动电路还包括:
相位缓存器;以及
多个输出电路,耦接所述相位缓存器,其中所述多个输出电路的每一个耦接所述多个开关电路的每两个。
7.根据权利要求6所述的电子装置,其特征在于,所述多个输出电路包括第一输出电路及第二输出电路,所述第一输出电路依据第一时钟信号来输出所述第一输出信号至所述第一开关电路以及所述第二开关电路,并且所述第二输出电路依据第二时钟信号来输出所述第二输出信号至所述第三开关电路以及所述第四开关电路,其中所述第一输出信号的时序与所述第二输出信号的时序不同。
8.根据权利要求3所述的电子装置,其特征在于,所述像素阵列的其中一列接收一数据信号,所述数据信号中相同的波形信号的时序对应所述第一开关信号的时序及所述第二开关信号的时序。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于群创光电股份有限公司,未经群创光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011133112.6/1.html,转载请声明来源钻瓜专利网。