[发明专利]一种SiC基纳米尺度肖特基势垒场效应晶体管在审
申请号: | 202011158953.2 | 申请日: | 2020-10-26 |
公开(公告)号: | CN112234102A | 公开(公告)日: | 2021-01-15 |
发明(设计)人: | 谢海情;蔡稀雅;范志强;刘刚;崔凯月 | 申请(专利权)人: | 长沙理工大学 |
主分类号: | H01L29/78 | 分类号: | H01L29/78;H01L29/47 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 410114 湖南省*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 sic 纳米 尺度 肖特基势垒 场效应 晶体管 | ||
本发明公开了一种SiC基纳米尺度肖特基势垒场效应晶体管,其结构包括源、漏电极,栅电极,氧化层以及中间沟道散射区域。其中,源、漏电极采用二维金属相二硫化钼(MoS2)材料;栅极采用双栅结构,分为顶栅和背栅;顶栅和背栅与衬底沟道之间均包含一个氧化层;中间沟道散射区域采用二维SiC材料。本发明采用二维SiC材料作为衬底,二维MoS2材料作为源、漏电极,与衬底材料形成肖特基势垒接触;双栅结构增强栅极对沟道的控制能力,有效解决沟道长度缩小至10nm以下时,短沟道效应和量子效应引起的器件性能缺陷。当沟道长度小于5.1nm时,器件关态电流小于0.1µA/µm,实现正常关断;开态电流不小于940µA/µm,满足国际半导体技术路线图(ITRS)的高性能要求。
技术领域
本发明涉及纳米尺度场效应晶体管技术领域,特别涉及一种SiC基纳米尺度肖特基势垒场效应晶体管。
背景技术
集成电路发展一直遵循摩尔定律。随着器件特征尺寸不断减小,传统硅基场效应晶体管作为集成电路的核心器件已经达到其物理极限。出现的短沟道效应、量子效应等,严重影响器件性能,导致器件无法正常工作。采用高K栅绝缘层、FinFET结构和纳米管等材料的场效应晶体管,工艺实现成本高。而以石墨烯、过渡金属硫化物、黑磷为代表的二维材料具有厚度很薄、表面光滑平整、弯曲性好等优点,已成为新一代电子器件的理想沟道材料。但当沟道长度尺寸减小至5.1nm时,大部分基于上述二维材料的场效应晶体管无法满足国际半导体技术路线图(International Technology Roadmap for Semiconductors,ITRS)的高性能要求。
发明内容
针对上述问题,本发明的目的在于采用宽禁带的二维SiC材料作为场效应晶体管的沟道材料,以解决沟道长度减小到5.1nm及以下时,场效应晶体管的性能缺陷,达到ITRS的高性能要求。
为了解决上述技术问题,本发明采用的技术方案为:一种SiC基纳米尺度肖特基势垒场效应晶体管,其特征在于:包括源、漏电极,栅极,氧化层和沟道材料为二维SiC的中间散射区域。其中,源、漏电极为金属相单层MoS2材料,栅极采用双栅结构,分为顶栅和背栅两部分,顶栅和背栅与沟道区域之间均包含一个氧化层,源极和漏极之间的偏压为
优选地,所述栅极和沟道长度为5.1nm、4.1nm和3.1nm。
优选地,所述氧化层厚度为0.41nm。
优选地,所述沟道材料为二维SiC材料。
优选地,所述源极和漏极之间的偏压
优选地,所述源、漏电极采用二维金属相MoS2材料。
优选地,所述源、漏电极与衬底二维SiC材料形成肖特基势垒接触。
本发明的SiC基纳米尺度肖特基势垒场效应晶体管具有下述优点:
1)宽禁带二维材料SiC具有熔点高、耐击值高、导热性能好、抗氧化能力强等优良特性,可以满足现代半导体器件发展的新要求;
2)器件的栅极长度减小为5.1nm、4.1nm和3.1nm时,开态电流不小于940µA/µm,满足ITRS的高性能要求;
3)源、漏电极为二维金属相MoS2材料,可极大减小器件尺寸,从而大幅度提升芯片的集成度。
附图说明
图1为本发明实施例的剖视结构示意图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长沙理工大学,未经长沙理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011158953.2/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类