[发明专利]用于控制DAC的DAC控制逻辑在审
申请号: | 202011181656.X | 申请日: | 2020-10-29 |
公开(公告)号: | CN112748757A | 公开(公告)日: | 2021-05-04 |
发明(设计)人: | V·雷塔塔;R·科克斯;A·沃林顿;V·A·拉里塔姆比卡;M·J·休斯顿 | 申请(专利权)人: | 瑞萨电子美国有限公司 |
主分类号: | G05F1/66 | 分类号: | G05F1/66;H02M3/156 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 罗利娜 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 控制 dac 逻辑 | ||
1.一种DAC控制逻辑(45),用于控制DAC(2)以用于向切换转换器(1)供应目标电压VTARGET,所述DAC逻辑包括:
控制逻辑(54),被配置为响应于DAC斜降而以一系列步骤递减被供应给所述DAC的DAC输入代码(47);
在斜降期间对于所述步骤中的至少一些步骤,所述控制逻辑(54)被配置为等待,直到在将所述DAC输入代码从当前值递减到新值之前,在所述切换转换器中已发生至少一个切换循环。
2.根据权利要求1所述的DAC控制逻辑(45),还包括:
斜降检测器(52),被配置为通过确定新DAC输入代码(4)是否小于当前DAC输入代码(47)来标识DAC斜降。
3.根据权利要求1或2所述的DAC控制逻辑(45),还包括:
计算器,被配置为计算新DAC输入代码(4)与当前DAC输入代码(47)之间的差Δ。
4.根据权利要求3所述的DAC控制逻辑(45),其中所述控制逻辑(54)被配置为执行以下操作:
确定条件,所述条件包括所述差Δ是否小于或等于预定值N;并且
根据肯定的确定,等待,直到在递减所述DAC输入代码之前已发生所述至少一个切换循环;以及
根据否定的确定,无论所述至少一个切换循环是否已发生,都将所述DAC输入代码从所述当前值递减到所述新值。
5.根据权利要求4所述的DAC控制逻辑(45),其中所述条件还包括所述切换调节器(1)是否正在施加音频频带抑制,所述音频频带抑制将切换抑制到给定频率以下。
6.根据权利要求4或5所述的DAC控制逻辑(45),其中所述控制逻辑(54)被配置为执行以下操作:
根据所述肯定的确定,降低DAC时钟速率。
7.一种系统,包括:
DAC(2);以及
DAC逻辑(43),包括权利要求1至6中任一项所述的DAC控制逻辑(45),所述DAC逻辑被布置为向所述DAC供应所述DAC输入代码(47)。
8.一种单片集成电路,包括根据权利要求7所述的系统。
9.根据权利要求8所述的单片集成电路,还包括:
切换转换器(1);
其中所述DAC被配置为向所述切换转换器提供目标电压。
10.一种用于控制DAC(2)的方法,所述DAC(2)向切换调节器(1)供应目标电压VTARGET,所述方法包括:
响应于DAC斜降而以一系列步骤递减被供应给所述DAC的DAC输入代码(47);
其中,对于所述步骤中的至少一些步骤,递减所述DAC输入代码包括:
等待,直到在将所述DAC输入代码从当前值递减到新值之前,在所述切换转换器中已发生至少一个切换循环。
11.根据权利要求10所述的方法,还包括:
通过确定新DAC输入代码(4)是否小于当前DAC输入代码(47)来标识DAC斜降。
12.根据权利要求10或11所述的方法,还包括:
计算新DAC输入代码(4)与当前DAC输入代码(47)之间的差Δ。
13.根据权利要求12所述的方法,还包括:
确定条件,所述条件包括所述差Δ是否小于或等于预定值N;并且
根据肯定的确定,等待,直到在递减所述DAC输入代码之前,已发生所述至少一个切换循环;以及
根据否定的确定,无论所述至少一个切换循环是否已发生,都将所述DAC输入代码从所述当前值递减到所述新值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子美国有限公司,未经瑞萨电子美国有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011181656.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于CNC加工的适应路径生成
- 下一篇:用于操作设备的长寿命输入设备