[发明专利]一种SFQ电路与CMOS电路间交互方法及系统在审

专利信息
申请号: 202011210460.9 申请日: 2020-11-03
公开(公告)号: CN112349330A 公开(公告)日: 2021-02-09
发明(设计)人: 杨佳洪;唐光明;瞿佩瑶;郑祥雨;叶旭东;于佩石 申请(专利权)人: 中国科学院计算技术研究所
主分类号: G11C16/08 分类号: G11C16/08;G11C16/26
代理公司: 北京律诚同业知识产权代理有限公司 11006 代理人: 祁建国
地址: 100080 北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 sfq 电路 cmos 交互 方法 系统
【权利要求书】:

1.一种SFQ电路与CMOS电路间交互方法,其特征在于,包括:

步骤1、单磁通量子芯片发送用于完成指定操作的单个SFQ脉冲至同步非破坏性读出单元的数据输入端,该同步非破坏性读出单元的数据输出端持续输出连续SFQ脉冲至CMOS电路中的电平逻辑输入端完成该指定操作;

步骤2、完成指定操作后该单磁通量子芯片发送复位信号至该同步非破坏性读出单元的复位端口,以停止输出SFQ脉冲至CMOS电路。

2.如权利要求1所述的SFQ电路与CMOS电路间交互方法,其特征在于,该电平逻辑输入端为SRAM的读写地址输入端,该指定操作为读写操作。

3.如权利要求1所述的SFQ电路与CMOS电路间交互方法,其特征在于,步骤1包括:单磁通量子芯片发送用于完成指定操作的单个SFQ脉冲至同步非破坏性读出单元的数据输入端的同时还将该单个SFQ脉冲输入至该同步非破坏性读出单元的时钟输入端。

4.如权利要求3所述的SFQ电路与CMOS电路间交互方法,其特征在于,步骤1包括:该同步非破坏性读出单元的数据输出端持续输出连续SFQ脉冲至CMOS电路中的电平逻辑输入端的同时还将该连续SFQ脉冲反馈至该时钟输入端。

5.一种SFQ电路与CMOS电路间交互系统,其特征在于,包括:

单磁通量子芯片,用于发送单个SFQ脉冲至同步非破坏性读出单元的数据输入端,以及完成指定操作后发送复位信号至该同步非破坏性读出单元的复位端口,以停止输出SFQ脉冲至CMOS电路;

同步非破坏性读出单元的数据输出端持续输出连续SFQ脉冲至CMOS电路中的电平逻辑输入端完成该指定操作。

6.如权利要求1所述的SFQ电路与CMOS电路间交互系统,其特征在于,该电平逻辑输入端为SRAM的读写地址输入端,该指定操作为读写操作。

7.如权利要求1所述的SFQ电路与CMOS电路间交互系统,其特征在于,该单磁通量子芯片发送用于完成指定操作的单个SFQ脉冲至同步非破坏性读出单元的数据输入端的同时还将该单个SFQ脉冲输入至该同步非破坏性读出单元的时钟输入端。

8.如权利要求3所述的SFQ电路与CMOS电路间交互系统,其特征在于,该同步非破坏性读出单元的数据输出端持续输出连续SFQ脉冲至CMOS电路中的电平逻辑输入端的同时还将该连续SFQ脉冲反馈至该时钟输入端。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院计算技术研究所,未经中国科学院计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202011210460.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top