[发明专利]一种基于FPGA实现DDS CDMA技术的多通道USBL低功耗发射机在审
申请号: | 202011303380.8 | 申请日: | 2020-11-19 |
公开(公告)号: | CN112532258A | 公开(公告)日: | 2021-03-19 |
发明(设计)人: | 施剑;干明义;罗宇;李倩倩 | 申请(专利权)人: | 山东科技大学 |
主分类号: | H04B1/04 | 分类号: | H04B1/04;H04B1/036;H04B11/00;H04B14/04 |
代理公司: | 威海佩敏专利代理事务所(普通合伙) 37284 | 代理人: | 宋益敏 |
地址: | 266000 山东省青岛市黄岛区前湾港路579号*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga 实现 dds cdma 技术 通道 usbl 功耗 发射机 | ||
1.一种基于FPGA实现DDS CDMA技术的多通道USBL低功耗发射机,其特征在于:包括FPGA DDS CDMA控制芯片、复位模块、晶振模块、计数模块、保险丝模块、电源模块、功率放大模块、发射模块、滤波模块和换能器,所述的复位模块、晶振模块、计数模块、保险丝模块、电源模块、功率放大模块分别与FPGA DDS控制芯片连接;
所述FPGA DDS CDMA控制芯片对发射的脉冲信号进行编译,通过不同的逻辑控制编译不同的脉冲信号,并对产生的编码进行分址,用以区分不同的接收器。
2.根据权利要求1所述的基于FPGA实现DDS CDMA技术的多通道USBL低功耗发射机,其特征在于:所述电源模块用于为整个系统供电。
3.根据权利要求1所述的基于FPGA实现DDS CDMA技术的多通道USBL低功耗发射机,其特征在于:所述滤波模块与换能器相连接用以将放大后的声信号处理后进行发射。
4.根据权利要求1所述的基于FPGA实现DDS CDMA技术的多通道USBL低功耗发射机,其特征在于:所述计数模块用于FPGA DDS CDMA芯片完成一次编码后对其序列进行编号。
5.根据权利要求1所述的基于FPGA实现DDS CDMA技术的多通道USBL低功耗发射机,其特征在于:所述复位模块用于使整个系统电路恢复到起始状态,当FPGA DDS CDMA芯片完成一轮编码和发射后使其开始新一轮的编码和发射周期。
6.根据权利要求1所述的基于FPGA实现DDS CDMA技术的多通道USBL低功耗发射机,其特征在于:所述晶振模块用于提供时序控制的标准时刻,为整个系统提供基本的时钟信号。
7.根据权利要求1所述的基于FPGA实现DDS CDMA技术的多通道USBL低功耗发射机,其特征在于:所述保险丝模块用于保护电路,当电流过大时,电流做功发热,保险丝熔断,造成断路。
8.根据权利要求1所述的基于FPGA实现DDS CDMA技术的多通道USBL低功耗发射机,其特征在于:所述功率放大模块用于放大FPGA DDS CDMA芯片生成的数字信号供发射模块发射。
9.根据权利要求1所述的基于FPGA实现DDS CDMA技术的多通道USBL低功耗发射机,其特征在于:所述发射方法包括以下步骤:
步骤1:FPGA DDS CDMA芯片进行含有不同的地址码的数字信号生成,并传输信号到功率放大模块,将产生的数字信号进行放大。
步骤2:计数模块依据对每次发射的记录,协调各个通道依次发射声脉冲信号。
步骤3:FPGA DDS CDMA芯片将转换后的信号依照计数模块依次传递给指定通道经功率放大模块将信号放大。
步骤4:滤波器将放大后的信号处理传递给换能器,通过换能器将信号发射为声脉冲信号对水下目标进行问询。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东科技大学,未经山东科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011303380.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种糕点便捷切花边装置
- 下一篇:一种薄膜拉力检测装置及其操作方法