[发明专利]一种主板及其芯片以及芯片升级方法有效
申请号: | 202011337776.4 | 申请日: | 2020-11-25 |
公开(公告)号: | CN112306536B | 公开(公告)日: | 2023-09-29 |
发明(设计)人: | 宁辰 | 申请(专利权)人: | 山东云海国创云计算装备产业创新中心有限公司 |
主分类号: | G06F8/656 | 分类号: | G06F8/656 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 侯珊 |
地址: | 250001 山东省济南市自由贸易试验*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 主板 及其 芯片 以及 升级 方法 | ||
1.一种芯片,其特征在于,包括:
代码自加载存储区域CFM,用于在上电时将自身存储的主控代码加载至第一静态随机存取存储器SRAM中,还用于在接收到待更新主控代码时将其加载至所述第一静态随机存取存储器SRAM中;
所述第一静态随机存取存储器SRAM,用于在上电时,将第一代码存储区域UFM中的管脚控制代码加载至第二SRAM中,以便所述第二SRAM对复杂可编程逻辑器件芯片的管脚进行控制;
所述第一代码存储区域UFM;
所述第二SRAM;
其中,将所述主控代码以及所述管脚控制代码进行flash 地址的区分,所述主控代码对应所述CFM 地址,所述管脚控制代码对应所述第一代码存储区域UFM 地址。
2.根据权利要求1所述的芯片,其特征在于,该芯片还包括:
第二UFM以及第三SRAM;
则所述第一静态随机存取存储器SRAM还用于:
在上电时,将所述第二UFM中的寄存器控制代码加载至所述第三SRAM,以便所述第三SRAM对所述芯片内部的寄存器进行控制。
3.根据权利要求1所述的芯片,其特征在于,所述将第一代码存储区域UFM中的管脚控制代码加载至第二SRAM中具体为:
通过第一数据传输总线读取代码存储区域第一代码存储区域UFM中的管脚控制代码;
将所述管脚控制代码通过第二数据传输总线发送至第二SRAM。
4.根据权利要求3所述的芯片,其特征在于,所述第一数据传输总线以及所述第二数据传输总线类型相同。
5.根据权利要求4所述的芯片,其特征在于,所述第一数据传输总线以及所述第二数据传输总线均为串行外设接口SPI总线。
6.根据权利要求1至5任一项所述的芯片,其特征在于,所述在接收到待更新主控代码时将其加载至所述第一静态随机存取存储器SRAM中具体为:
在接收到基板管理控制器BMC或者烧录器发送的待更新主控代码时将其加载至所述第一静态随机存取存储器SRAM中。
7.一种芯片升级方法,其特征在于,包括:
代码自加载存储区域CFM在接收到待更新主控代码时将其加载至第一静态随机存取存储器SRAM中;
所述第一静态随机存取存储器SRAM在上电时,将第一代码存储区域UFM中的管脚控制代码加载至第二SRAM中,以便所述第二SRAM对复杂可编程逻辑器件芯片的管脚进行控制;
其中,CFM在上电时将自身存储的主控代码加载至所述第一静态随机存取存储器SRAM中;
其中,将所述主控代码以及所述管脚控制代码进行flash 地址的区分,所述主控代码对应所述CFM 地址,所述管脚控制代码对应所述第一代码存储区域UFM 地址。
8.根据权利要求7所述的芯片升级方法,其特征在于,该芯片升级方法还包括:
所述第一静态随机存取存储器SRAM在上电时,将第二UFM中的寄存器控制代码加载至第三SRAM,以便所述第三SRAM对所述芯片内部的寄存器进行控制。
9.一种主板,其特征在于,包括如权利要求1-5任一项所述的芯片,还包括:
与所述芯片中的所述CFM连接的BMC,用于将从人机交互装置接收到的待更新主控代码发送至所述CFM;
与所述BMC连接的所述人机交互装置,用于通过其发送所述待更新主控代码。
10.根据权利要求9所述的主板,其特征在于,该主板还包括:
与所述BMC连接的提示器;
则所述BMC还用于在将所述待更新主控代码发送至所述CFM时,控制所述提示器提示芯片处于更新状态。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东云海国创云计算装备产业创新中心有限公司,未经山东云海国创云计算装备产业创新中心有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011337776.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:基于L形截面的钢框架-模块化单元组合结构体系
- 下一篇:一种自行车骑行胸撑