[发明专利]IO操作方法和装置在审
申请号: | 202011339490.X | 申请日: | 2020-11-25 |
公开(公告)号: | CN112328526A | 公开(公告)日: | 2021-02-05 |
发明(设计)人: | 何志川;王义东;李磊 | 申请(专利权)人: | 盛科网络(苏州)有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 苏州三英知识产权代理有限公司 32412 | 代理人: | 周仁青 |
地址: | 215000 江苏省苏州市*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | io 操作方法 装置 | ||
1.一种IO操作方法,其特征在于,包括:
判断当前IO是否是写操作;
如果是,则在CPU向PCIe数据寄存器中写入待配置的表项内容的同时,在软件侧同步镜像所述待配置的表项内容;
当PCIe控制器将所述待配置的表项内容写入芯片内存出错时,存储所述出错表项的硬件地址并产生中断;
CPU在收到PCIe控制器的中断通知后,获取出错表项的硬件地址,以及从所述SDB中获取出错表项的表项内容,以执行回滚操作,再次执行IO写操作。
2.如权利要求1所述IO操作方法,其特征在于,所述在软件侧同步镜像所述待配置的表项内容包括:同步更新镜像SDB;所述镜像SDB为在软件侧镜像一份和芯片相同的内存。
3.如权利要求1所述IO操作方法,其特征在于,于所述判断当前IO是否是写操作前还包括:
CPU配置PCIe寄存器,包括配置本次PCIE操作类型、数据长度;以及,本次要访问的表项地址。
4.如权利要求1所述IO操作方法,其特征在于,
所述存储所述出错表项的硬件地址包括:将所述出错表项的硬件地址存储于一先进先出队列;
所述获取出错表项的硬件地址包括:从所述先进先出队列中获取所述出错表项的硬件地址。
5.如权利要求1所述IO操作方法,其特征在于,所述PCIe控制器的读写处理单元将所述待配置的表项内容写入芯片内存中;所述PCIe控制器的错误处理单元在所述待配置的表项内容写入芯片内存出错时,产生中断并通知CPU。
6.一种IO操作装置,其特征在于,包括:
CPU,用于判断当前IO是否是写操作;如果是,则在向PCIe数据寄存器中写入待配置的表项内容的同时,在软件侧同步镜像所述待配置的表项内容;以及,在收到PCIe控制器的中断通知后,获取出错表项的硬件地址,以及从所述SDB中获取出错表项的表项内容,以执行回滚操作,再次执行IO写操作;
PCIe控制器,用于将所述待配置的表项内容写入芯片内存;并在出错时,存储所述出错表项的硬件地址,同时向CPU发出中断通知。
7.如权利要求6所述IO操作装置,其特征在于,所述在软件侧同步镜像所述待配置的表项内容包括:同步更新镜像SDB;所述镜像SDB为在软件侧镜像一份和芯片相同的内存。
8.如权利要求6所述IO操作装置,其特征在于,于所述判断当前IO是否是写操作前还包括:
CPU配置PCIe寄存器,包括配置本次PCIE操作类型、数据长度;以及,本次要访问的表项地址。
9.如权利要求6所述IO操作装置,其特征在于,
所述存储所述出错表项的硬件地址包括:将所述出错表项的硬件地址存储于一先进先出队列;
所述获取出错表项的硬件地址包括:从所述先进先出队列中获取所述出错表项的硬件地址。
10.如权利要求6所述IO操作装置,其特征在于,所述PCIe控制器还包括:
读写处理单元,用于将所述待配置的表项内容写入芯片内存中;
错误处理单元,用于在所述待配置的表项内容写入芯片内存出错时,产生中断并通知CPU。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于盛科网络(苏州)有限公司,未经盛科网络(苏州)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011339490.X/1.html,转载请声明来源钻瓜专利网。