[发明专利]存储装置及用于控制存储装置的方法在审
申请号: | 202011360272.4 | 申请日: | 2020-11-27 |
公开(公告)号: | CN112908385A | 公开(公告)日: | 2021-06-04 |
发明(设计)人: | 奇坦·德许潘;葛加南·萨希布劳·杰德;瑞提许·高格;高朗·普拉巴卡·纳韦卡;陈翊维 | 申请(专利权)人: | 联发科技(新加坡)私人有限公司 |
主分类号: | G11C15/04 | 分类号: | G11C15/04 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 黎坚怡 |
地址: | 新加坡新加坡启汇*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储 装置 用于 控制 方法 | ||
1.一种存储装置,其特征在于,包括:
多个行的存储单元,其中,该多个行中的第一行包括第一段和第二段,该第一段包括该第一行的存储单元的第一子集,该第二段包括该第一行的存储单元的第二子集;
第一匹配线,耦接该第一子集的存储单元;
第二匹配线,耦接该第二子集的存储单元;
第一预充电电路,被配置为将该第一匹配线预充电至第一预充电电压;以及,
第二预充电电路,被配置为将该第二匹配线预充电至与该第一预充电电压不同的第二预充电电压。
2.根据权利要求1所述的存储装置,其特征在于,该存储装置还包括:
第一时钟电路,被配置为提供第一时钟速率的时钟给该第一段;以及,
第二时钟电路,被配置为提供第二时钟速率的时钟给该第二段。
3.根据权利要求1所述的存储装置,其特征在于,该第一行被配置为存储数值序列,该第一子集的存储单元被配置为存储该数值序列的第一部分,以及,该第二子集的存储单元被配置为存储该数值序列的第二部分;以及,
该存储装置还包括第一输入电路和第二输入电路;
该第一输入电路被配置为将输入数值序列的第一部分提供给该第一行的该第一段,以及,该第二输入电路被配置为将该输入数值序列的第二部分提供给该第一行的该第二段。
4.根据权利要求3所述的存储装置,其特征在于,该第一行的该第二段被配置为:仅在该输入数值序列的该第一部分与该数值序列的该第一部分匹配时才比较该输入数值序列的该第二部分与该数值序列的该第二部分。
5.根据权利要求3所述的存储装置,其特征在于,该存储装置还包括第一电源电路和第二电源电路,该第一电源电路被配置为给该第一输入电路提供第一电源电压,以及,该第二电源电路被配置为给该第二输入电路提供不同于该第一电源电压的第二电源电压。
6.根据权利要求3所述的存储装置,其特征在于,该存储装置还包括第一时钟电路和第二时钟电路,该第一时钟电路被配置为提供第一时钟速率的时钟给该第一输入电路,以及,该第二时钟电路被配置为提供第二时钟速率的时钟给该第二输入电路,该第二时钟速率与该第一时钟速率不同。
7.根据权利要求2或6所述的存储装置,其特征在于,该第一电源电压小于该第二电源电压,以及,该第一时钟速率小于该第二时钟速率。
8.根据权利要求1所述的存储装置,其特征在于,该存储装置是内容可寻址存储器CAM,以及,该多个行中的每个行还包括多个比较器,每个比较器耦接相应的存储单元。
9.根据权利要求1所述的存储装置,其特征在于,该第一预充电电路包括第一晶体管,以及,该第二预充电电路包括第二晶体管;其中,该第一晶体管和该第二晶体管具有不同的尺寸。
10.根据权利要求1所述的存储装置,其特征在于,该第一预充电电路包括第一晶体管,以及,该第二预充电电路包括第二晶体管;其中,该第一晶体管和该第二晶体管具有不同的阈值电压。
11.根据权利要求1所述的存储装置,其特征在于,该存储装置还包括第一延迟单元和第二延迟单元,该第一延迟单元被配置为基于公共输入时钟提供第一时钟给该第一段,以及,该第二延迟单元被配置为基于该公共输入时钟提供第二时钟给该第二段,其中,该第一延迟单元和该第二延迟单元产生不同的延迟量。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技(新加坡)私人有限公司,未经联发科技(新加坡)私人有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011360272.4/1.html,转载请声明来源钻瓜专利网。