[发明专利]一种USB3.0与USB2.0总线双向互转的方法在审
申请号: | 202011428648.0 | 申请日: | 2020-12-09 |
公开(公告)号: | CN112395227A | 公开(公告)日: | 2021-02-23 |
发明(设计)人: | 赵琨;杨建利;张涛;武恒基 | 申请(专利权)人: | 鸿秦(北京)科技有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38;G06F13/42 |
代理公司: | 北京世誉鑫诚专利代理有限公司 11368 | 代理人: | 孙国栋 |
地址: | 100085 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 usb3 usb2 总线 双向 方法 | ||
1.一种USB3.0与USB2.0总线双向互转的方法,其特征在于,包括USB2.0物理层模块、USB3.0物理层模块、第一数据串并转换模块、第二数据串并转换模块、多个第一端点模块、多个第二端点模块、多个第一数据缓冲模块、多个第二数据缓冲模块和仲裁电路,USB2.0物理层模块与第一数据串并转换模块连接,第一数据串并转换模块与多个第一端点模块连接,多个第一端点模块分别与多个第一数据缓冲模块连接,多个第一数据缓冲模块均与仲裁电路连接,仲裁电路与多个第二数据缓冲模块连接,多个第二数据缓冲模块分别与多个第二端点模块连接,多个第二端点模块均与第二数据串并转换模块连接,第二数据串并转换模块与USB3.0物理层模块连接。
2.如权利要求1所述的一种USB3.0与USB2.0总线双向互转的方法,其特征在于,USB2.0物理层模块采用型号为USB3300的芯片,USB3.0物理层模块采用型号为TUSB1310的芯片,第一数据串并转换模块、第二数据串并转换模块、多个第一端点模块、多个第二端点模块、多个第一数据缓冲模块、多个第二数据缓冲模块和仲裁电路均在FPGA芯片内部实现。
3.如权利要求2所述的一种USB3.0与USB2.0总线双向互转的方法,其特征在于,FPGA型号选用XC7K325T。
4.如权利要求1所述的一种USB3.0与USB2.0总线双向互转的方法,其特征在于,多个第一端点模块和多个第二端点模块均采用参数化设计,通过更改参数实现4~16个第一端点模块和第二端点模块动态改变。
5.如权利要求1所述的一种USB3.0与USB2.0总线双向互转的方法,其特征在于,多个第一数据缓冲模块以及多个第二数据缓冲模块均使用FPGA内部的BRAM资源实现,可以根据第一端点模块和第二端点模块的个数动态改变。
6.如权利要求1所述的一种USB3.0与USB2.0总线双向互转的方法,其特征在于,所述仲裁电路包括1、Round robin仲裁策略;2、先来先服务仲裁策略;3、短服务优先策略。
7.如权利要求6所述的一种USB3.0与USB2.0总线双向互转的方法,其特征在于,三种策略的仲裁模块可以通过参数进行三选一选择。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鸿秦(北京)科技有限公司,未经鸿秦(北京)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011428648.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种食品加工器械设备管理系统
- 下一篇:一种链轮轴承单元