[发明专利]低功耗的像素电路与显示器有效
申请号: | 202011430616.4 | 申请日: | 2020-12-07 |
公开(公告)号: | CN112542130B | 公开(公告)日: | 2023-06-27 |
发明(设计)人: | 萧恺纬;叶佳元;刘匡祥 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G09G3/30 | 分类号: | G09G3/30 |
代理公司: | 隆天知识产权代理有限公司 72003 | 代理人: | 傅磊;黄艳 |
地址: | 中国台*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 功耗 像素 电路 显示器 | ||
1.一种低功耗的像素电路,包含:
一第一晶体管,用于提供一驱动电流;
一发光单元;
一发光控制电路,耦接于该第一晶体管与该发光单元之间,用于选择性地将该驱动电流导通至该发光单元;
一重置电路,用于以一第一频率提供一第一参考电压至该发光单元;
一写入电路;以及
一存储电容,耦接于该写入电路与该第一晶体管之间,其中该写入电路用于以一第二频率分别提供一数据电压和一第二参考电压至该存储电容和该第一晶体管,且该第一频率相同或不同于该第二频率;
其中该存储电容用于存储对应于该第二参考电压的一第一电压,且该第一电压用于补偿该第一晶体管的一临界电压。
2.如权利要求1所述的像素电路,其中,该第一频率大于该第二频率。
3.如权利要求1所述的像素电路,其中,该重置电路包含:
一第二晶体管,包含一第一端、一第二端和一控制端,其中该第二晶体管的该第一端耦接于一第一节点,该第二晶体管的该第二端用于接收该第一参考电压;以及
一第三晶体管,包含一第一端、一第二端和一控制端,其中该第三晶体管的该第一端耦接于该发光单元,该第三晶体管的该第二端耦接于该第一节点;
其中该第二晶体管的该控制端和该第三晶体管的该控制端用于接收一第一扫描信号,且该第一节点耦接于该存储电容、该第一晶体管与该发光控制电路。
4.如权利要求1所述的像素电路,其中,该写入电路包含:
一第四晶体管,包含一第一端、一第二端和一控制端,其中该第四晶体管的该第一端耦接于该存储电容,该第四晶体管的该第二端用于接收该数据电压,该第四晶体管的该控制端用于接收一第二扫描信号;
一第五晶体管,包含一第一端、一第二端和一控制端,其中该第五晶体管的该第一端耦接于该第一晶体管,该第五晶体管的该第二端耦接于该存储电容,该第五晶体管的该控制端用于接收一发光控制信号;以及
一第六晶体管,包含一第一端、一第二端和一控制端,其中该第六晶体管的该第一端耦接于该第一晶体管,该第六晶体管的该第二端用于接收该第二参考电压,该第六晶体管的该控制端用于接收该第二扫描信号。
5.如权利要求4所述的像素电路,其中,该第四晶体管、该第五晶体管与该第六晶体管为氧化物晶体管,该第一晶体管为低温多晶硅晶体管,且该重置电路与该发光控制电路包含不同于该第一晶体管的多个低温多晶硅晶体管。
6.如权利要求1所述的像素电路,其中,该重置电路包含:
一第二晶体管,包含一第一端、一第二端和一控制端,其中该第二晶体管的该第一端通过一第一节点耦接于该存储电容、该第一晶体管与该发光控制电路,该第二晶体管的该第二端用于接收该第一参考电压,该第二晶体管的该控制端用于接收一第一扫描信号;以及
一第三晶体管,包含一第一端、一第二端和一控制端,其中该第三晶体管的该第一端耦接于该发光单元,该第三晶体管的该第二端用于接收该第一参考电压,该第三晶体管的该控制端用于接收一第三扫描信号。
7.如权利要求6所述的像素电路,其中,该第一扫描信号和该第三扫描信号具有相同波形。
8.如权利要求1所述的像素电路,其中,该发光控制电路包含一第七晶体管,该第七晶体管耦接于该第一晶体管与该发光单元之间,且该第七晶体管的一控制端用于接收一发光控制信号。
9.如权利要求1所述的像素电路,其中,该写入电路包含多个氧化物晶体管,该第一晶体管为低温多晶硅晶体管,且该重置电路与该发光控制电路包含不同于该第一晶体管的多个低温多晶硅晶体管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011430616.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种氧化锌纳米颗粒—丝素复合抗菌膜的制备方法
- 下一篇:显示装置