[发明专利]电子系统、对应的操作方法和电子设备在审
申请号: | 202011439195.1 | 申请日: | 2020-12-07 |
公开(公告)号: | CN112925738A | 公开(公告)日: | 2021-06-08 |
发明(设计)人: | G·卡瓦拉罗 | 申请(专利权)人: | 意法半导体股份有限公司 |
主分类号: | G06F15/163 | 分类号: | G06F15/163 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 罗利娜 |
地址: | 意大利阿格*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电子 系统 对应 操作方法 电子设备 | ||
本公开的实施例涉及电子系统、对应的操作方法和电子设备。一种示例电子系统,包括第一设备、第二设备和时钟生成器电路。时钟生成器电路被配置成提供具有可选频率的时钟信号。第一设备包括与第一以太网接口耦合的第一处理电路,并且第二电子设备包括与第二以太网接口耦合的第二处理电路。第一设备和第二设备中的至少一项被配置成:根据第一设备和/或第二设备的操作参数、和/或根据在第一设备和第二设备之间所交换的帧的参数,确定时钟信号的频率,并且作用于时钟生成器电路,以在该频率处操作时钟生成器电路。
本申请要求于2019年12月05日提交的意大利申请号102019000023091的权益,该申请通过引用于此并入本文。
技术领域
本描述涉及电子通信技术。一个或多个实施例可以应用于(例如机动车领域中的)处理器间通信。
背景技术
处理器间(inter-processor)通信可以涉及两个或更多个处理电路(诸如,被包括在处理系统中的微控制器和/或微处理器)之间的通信(即,信号的交换以传输和/或接收数据)。因此,处理器间通信可以涉及数字信号(即,根据某种通信协议而编码的信号)的交换。
在机动车领域中,处理器间通信可能主要涉及微控制器(也被称为微控制器单元,MCU)之间的通信。
机动车微控制器通常包括用于管理处理器间通信的专用硬件。例如,Zipwire是用于通过串行接口在两个设备(诸如,两个微控制器)之间进行通信的已知技术。Zipwire使用在LVDS快速异步串行传输(LFAST)接口之上的串行处理器间接口(SIPI)来实现。SIPI模块控制接口的较高层级的协议,并且LFAST控制物理接口。Zipwire的正常通信模式为320Mbit/s。
Zipwire接口包括五个信号:
–一对LVDS传输引脚,
–一对LVDS接收引脚,以及
-时钟。
通常,如果两个微控制器经由Zipwire而连接,则任一个微控制器可以被限定为主设备,并且另一个微控制器被限定为从设备。时钟是单向的,并且被限定为是从节点上的输出、以及主节点上的输入。
Zipwire协议是基于帧格式,该帧格式在帧的开头包括同步信息。帧内的数据是同步的。
Zipwire的应用层在SIPI中实现。应用层运行在LFAST物理通信接口之上,并且具有其自己的协议。SIPI的主要目的是提供框架来交换信息,并且通过LFAST物理通信接口提供在一个微控制器与另一个微控制器或外围设备之间的链路。
SIPI还添加了错误检测特征,诸如CRC、确认(acknowledge)和超时(timeout)。LFAST协议本身可以不包括任何错误检测/校正方案。
发明内容
微控制器(例如,用于在机动车领域中使用)可能没有被提供有LFAST接口,或者——如果存在的话——这种LFAST接口可能经受出故障和/或失效。
因此,一个或多个实施例的目的是提供一种用于实现处理器间通信的解决方案,该解决方案可以不依赖于对LFAST接口的使用。
一个或多个实施例可以涉及硬件模块的(重复)使用,硬件模块存在于微控制器上,并且可以不依赖于特定地专用于(或适于)处理器间通信的接口。
一个或多个实施例可以促进例如高达200Mbit/s的高速处理器间通信。
一个或多个实施例可以促进增加处理器间通信的功率效率。
根据一个或多个实施例,这种目的可以通过具有所附权利要求中阐述的特征的电子系统来实现。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体股份有限公司,未经意法半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011439195.1/2.html,转载请声明来源钻瓜专利网。