[发明专利]一种采用多个环形延迟链的TDC电路系统有效
申请号: | 202011460350.8 | 申请日: | 2020-12-11 |
公开(公告)号: | CN112506029B | 公开(公告)日: | 2022-04-22 |
发明(设计)人: | 张红升;李洁;马小东;刘红江;刘挺;丁太云 | 申请(专利权)人: | 重庆邮电大学 |
主分类号: | G04F10/00 | 分类号: | G04F10/00 |
代理公司: | 北京同恒源知识产权代理有限公司 11275 | 代理人: | 赵荣之 |
地址: | 400065 *** | 国省代码: | 重庆;50 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 采用 环形 延迟 tdc 电路 系统 | ||
本发明涉及一种采用多个环形延迟链的TDC电路系统,属于时间精密测量领域。该系统包括延迟器、与门电路和D触发器,且该系统通过将START信号同时引入环形结构的延迟线,然后在STOP信号来临时也同时引入各个延迟线上D触发器的时钟端口对延迟线状态进行采样,计算通过延迟单元的个数。本发明通过将每个环形延迟线的首个延迟单元以及末位的延迟单元用与门以及反相器代替,但延迟时间通过设计与其他延迟单元一致,这样此结构在不耗费其他资源的条件下,减少使用延迟单元以及触发器就达到了传统结构所达到的测量效果。
技术领域
本发明属于时间精密测量领域,涉及一种采用多个环形延迟链的TDC电路系统。
背景技术
TDC(Time to Digital Converters)即时间数字转换技术,又称时间数字转换器。是由多学科、多技术领域交叉形成的一门专业技术,包含了物理、数学、电路、信号处理和检测技术等内容。它能处理两个异步信号之间的时间间隔,将其转换为数字信号并存储,然后将数据传送给处理器进行运算。其在精密测量中有着极为重要的地位,许多应用领域的先进水平与时间间隔测量的精度密切相关。
日常生活中我们对时间的测量没有特别高的精度要求,但在高精度测量领域,往往要求时间数字转换器达到ps级的测时精度,对高性能时间数字转换器的研究就凸显出了重要性。时间数字转换器以其高精度的测量和优越的性能常常被用在雷达测距和激光测距领域、激光制导领域、航空航天领域、电子测量领域、医学领域以及高能物理等领域中。在激光测距领域,TDC通过对激光脉冲的时间间隔的测量,来获得待测物体的距离信息,再由此得到精确的位置信息;在航空航天领域,通过测量反射波与反射波之间的时间间隔来对飞行器的高度进行标定并准确导航;在电子测量领域中,TDC是信号发生仪、示波器、逻辑分析仪等器件的核心模块;在医学领域,TDC是正电子断层扫描仪的重要组成部分;在高能物理领域里面,TDC主要用于测量粒子的飞行时间,以达到甄别粒子种类的目的。在超声波液体流量测量中,TDC通过对先后接收到的顺流以及逆流超声波信号时间间隔的测量来实现流量计量。TDC在众多领域都扮演着极其重要的角色。
早期TDC电路通常由印刷线路板上的分立元件组成。且通常是模拟数字混合电路。由分立元件组成的TDC电路功耗高,面积大,稳定性差。随着超大规模集成电路VLSI技术的迅速发展出现了高精度的TDC芯片,在保持原有的高分辨率的前提下,提高了集成度,降低了功耗,并大大减小了电路的面积。TDC电路设计开始从传统的在PCB板上实现的模拟式电路逐渐进入数字化高集成度、低功耗、高性能电路时代,该类芯片也开始广泛应用于物理实验、工业测量以及军事国防当中,逐渐成为当今高精度时间测量领域的主流。
现有实现数字化TDC的技术手段目前主要可通过专用集成电路(ApplicationSpecific Integrated Circuit,ASIC)技术以及现场可编程门阵列(Field ProgrammableGate Array,FPGA)技术两种。后者设计成本低、开发周期短且具有很好的灵活性,但是由于受布局布线延迟的影响,基于FPGA的TDC精度较低;而基于ASIC的设计方式虽然设计周期比较长,但是能够达到较高的测试精度,这也是当前的研究热点之一。目前国内TDC的设计较多都基于FPGA进行研究与设计,面向工程应用的专用TDC芯片较少。其中利用FPGA的一般采用抽头延迟链的方法来进行设计,精度可达到百ps级精度;而在ASIC设计中,TI公司就采用基于环形振荡器以及计数器结构设计了一款TDC芯片:TDC-7200,其能达到55ps的最低分辨率。
发明内容
有鉴于此,本发明的目的在于提供一种采用多个环形延迟链的TDC电路系统,本设计相较于传统抽头延迟链结构,使用更少资源即可实现同等的测量结果。完成两个信号之间的高精度时间测量,同时也保持较大的动态测量范围。
为达到上述目的,本发明提供如下技术方案:
一种采用多个环形延迟链的TDC电路系统,该系统包括延迟器、与门电路和D触发器,且该系统通过输出的格雷码值判断通过多少个延迟器来计算两个信号之间的时间差值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于重庆邮电大学,未经重庆邮电大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011460350.8/2.html,转载请声明来源钻瓜专利网。