[发明专利]可重构阵列时钟门控控制方法、装置、设备及介质有效
申请号: | 202011491834.9 | 申请日: | 2020-12-17 |
公开(公告)号: | CN112486245B | 公开(公告)日: | 2023-03-10 |
发明(设计)人: | 尹首一;蒋昱;谷江源;钟鸣;罗列;张淞;韩慧明;刘雷波;魏少军 | 申请(专利权)人: | 清华大学 |
主分类号: | G06F1/04 | 分类号: | G06F1/04;G06F15/78 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 薛平;周晓飞 |
地址: | 10008*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 可重构 阵列 时钟 门控 控制 方法 装置 设备 介质 | ||
1.一种可重构阵列时钟门控控制方法,其特征在于,包括:
将可重构阵列划分为输出端口、先进可扩展接口总线和可重构处理单元三个区域,分别判断每个区域的运行情况;
根据每个区域的运行情况,通过使能信号分别动态控制各个区域的时钟的开启或关闭;
所述可重构处理单元包括多个处理单元阵列,每个处理单元阵列包括多个处理单元;
根据每个处理单元阵列及每个处理单元的运行情况,通过使能信号分别动态控制各个处理单元阵列及每个处理单元的时钟的开启或关闭;
所述先进可扩展接口总线包括所述可重构阵列中所有先进可扩展接口总线中的200M时钟信号;
通过使能信号动态控制所述输出端口的时钟的开启或关闭,包括:
所述输出端口包括AHB0-32总线以及AHB0-32总线上基于RISC-V的CPU和增强型静态随机存取存储器,当三者中任意之一或任意组合中存在输入信息时,判断所述输出端口的运行情况为运行,则将第一使能信号控制为高电平,控制所述输出端口的时钟开启,否则,将所述第一使能信号控制为低电平,控制所述输出端口的时钟关闭。
2.如权利要求1所述的可重构阵列时钟门控控制方法,其特征在于,通过使能信号动态控制所述先进可扩展接口总线的时钟的开启或关闭,包括:
所述先进可扩展接口总线包括所述可重构阵列中所有先进可扩展接口总线中的200M时钟信号,当所述先进可扩展接口总线上存在输入信息时,判断所述先进可扩展接口总线的运行情况为运行,则将第二使能信号控制为高电平,控制所述先进可扩展接口总线的时钟开启,否则,将所述第二使能信号控制为低电平,控制所述先进可扩展接口总线的时钟关闭。
3.如权利要求1至2中任一项所述的可重构阵列时钟门控控制方法,其特征在于,通过使能信号动态控制所述可重构处理单元的时钟的开启或关闭,包括:
针对每个可重构处理单元,当该可重构处理单元存在输入信息时,判断该可重构处理单元的运行情况为运行,则将该可重构处理单元的第三使能信号控制为高电平,控制该可重构处理单元的时钟开启,否则,将该可重构处理单元的所述第三使能信号控制为低电平,控制该可重构处理单元的时钟关闭,其中,每个可重构处理单元连接一个所述第三使能信号。
4.如权利要求3所述的可重构阵列时钟门控控制方法,其特征在于,还包括:
针对每个可重构处理单元中的每个处理单元阵列,当该处理单元阵列所在的可重构处理单元的所述第三使能信号为高电平且该处理单元阵列存在输入信息时,判断该处理单元阵列的运行情况为运行,则将该处理单元阵列的第四使能信号控制为高电平,控制该处理单元阵列的时钟开启,否则,将该处理单元阵列的所述第四使能信号控制为低电平,控制该处理单元阵列的时钟关闭,其中,每个可重构处理单元中的每个处理单元阵列连接一个所述第四使能信号;
针对每个处理单元阵列中的每个处理单元,当该处理单元所在的处理单元阵列的所述第四使能信号为高电平且该处理单元存在输入信息时,判断该处理单元的运行情况为运行,则将该处理单元的第五使能信号控制为高电平,控制该处理单元的时钟开启,否则,将该处理单元的所述第五使能信号控制为低电平,控制该处理单元的时钟关闭,其中,每个处理单元阵列中的每个处理单元连接一个所述第五使能信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011491834.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:广告投放测试方法、装置、设备及存储介质
- 下一篇:全自动直纹滚牙生产线