[发明专利]针对PCIE进行SRIS模式选择的系统、方法和装置在审
申请号: | 202011529035.6 | 申请日: | 2018-09-05 |
公开(公告)号: | CN112506844A | 公开(公告)日: | 2021-03-16 |
发明(设计)人: | D·J·哈里曼;D·达斯夏尔马;D·S·弗勒利克;S·O·斯泰利 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F8/51 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘瑜 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 针对 pcie 进行 sris 模式 选择 系统 方法 装置 | ||
1.一种装置,包括:
第一设备,其包括:
用于经由链路耦合到第二设备的端口;以及
协议电路,其用于:
确定所述端口针对所述链路上的数据传输支持的数据速率;
确定所述端口针对所确定的数据速率支持的计时架构;以及
标识能力寄存器中的数据速率信息,其中,所述数据速率信息指示所述端口支持以所确定的数据速率的所述计时架构。
2.根据权利要求1所述的装置,其中,所述计时架构包括具有独立扩频计时的分离参考时钟(SRIS)架构或不具有扩频计时的分离参考时钟(SRNS)架构中的一个。
3.根据权利要求1或2中任一项所述的装置,其中,所述能力寄存器包括快速外围组件互连(PCIe)链路能力2寄存器。
4.根据权利要求1-3中任一项所述的装置,其中,所述数据速率包括32千兆传输每秒(GT/s)。
5.根据权利要求3所述的装置,其中,所述能力寄存器中的所述数据速率信息包括所述链路能力2寄存器的较低SKP有序集生成支持速度向量字段的比特4中的非零值。
6.根据权利要求5所述的装置,其中,所述较低SKP有序集生成支持速度向量字段的比特4中的所述非零值用于指示所述端口支持以32千兆传输每秒(GT/s)的具有独立扩频计时的分离参考时钟(SRIS)架构。
7.根据权利要求6所述的装置,其中,所述较低SKP有序集生成支持速度向量字段的比特4中的所述非零值用于指示所述端口支持对SKP有序集传输调度的软件控制和以32GT/s数据速率的所述SRIS架构。
8.根据前述权利要求中任一项所述的装置,其中,所述计时架构包括具有独立扩频计时的分离参考时钟(SRIS)架构,并且所述第一设备将在处于L1功率管理(PM)子状态时使用所述SRIS架构。
9.根据权利要求2所述的装置,所述平台固件用于基于链路能力寄存器的较低SKP有序集接收支持速度向量中的信息,确定所述端口能够支持以所述数据速率的所述SRIS架构,并且能够支持当所述端口正在使用所述SRIS架构进行操作时以针对所述SRNS架构定义的速率来接收SKP有序集。
10.根据权利要求9所述的装置,其中,所述数据速率包括32千兆传输每秒(GT/s),并且所述平台固件用于基于链路能力寄存器的所述SKP有序集接收支持速度向量的比特4中的信息,确定所述端口能够支持以32GT/s数据速率的所述SRIS架构。
11.一种方法,包括:
标识第一设备的端口支持的数据速率,其中,所述端口通过链路将所述第一设备耦合至第二设备,并且所述链路符合基于快速外围组件互连(PCIe)的协议;
确定所述端口将使用具有独立扩频计时的分离参考时钟(SRIS)架构进行操作;
确定使用所述SRIS架构的所述端口支持的数据速率;以及
标识PCIe链路能力寄存器中的与使用SRIS的所述端口支持的所述数据速率相对应的比特。
12.根据权利要求11所述的方法,其中,标识所述端口针对数据传输支持的所述数据速率包括从链路能力2寄存器的支持链路速度向量的比特4中标识所述端口支持32千兆传输每秒(GT/s)。
13.根据前述权利要求中任一项所述的方法,其中,所述能力寄存器包括链路能力2寄存器。
14.根据权利要求11-13中任一项所述的方法,其中,将链路能力2寄存器中的比特置位包括将所述链路能力2寄存器的较低SKP有序集生成支持速度向量字段的比特4置位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011529035.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:文本的分割方法和装置
- 下一篇:一种双层微胶囊阻燃剂及其制备方法