[发明专利]收发电路在审
申请号: | 202011532437.1 | 申请日: | 2020-12-23 |
公开(公告)号: | CN114745016A | 公开(公告)日: | 2022-07-12 |
发明(设计)人: | 黎焕均;詹骏清 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
主分类号: | H04B1/40 | 分类号: | H04B1/40 |
代理公司: | 北京志霖恒远知识产权代理事务所(普通合伙) 11435 | 代理人: | 胡少青;许媛媛 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 收发 电路 | ||
一种收发电路,包括第一发射端电路、第一接收端电路、第一切换电路以及处理电路。该第一发射端电路包括第一电感以及第二电感,其中,该第二电感耦接于第一节点以及第二节点之间,该第一电感的一端耦接于该第二节点。该第一接收端电路耦接于第三节点。该第一切换电路用以导通或断开该第一节点与该第三节点。当该收发电路操作于发射模式时,该处理电路用以控制该第一切换电路断开该第一节点与该第三节点,当该收发电路操作于接收模式时,该处理电路用以控制该第一切换电路导通该第一节点与该第三节点。
技术领域
本发明申请是关于一种收发电路,特别是指一种应用于高速输入/输出接口的收发电路。
背景技术
在传统高速输入/输出界面的应用中,发射与接收信号往往是通过两个独立的电路(例如:一发射端电路以及一接收端电路)来执行。然而,在USB type-C与DP(DisplayPort)整合的新应用上有发射电路与接收电路共享信道的需求,以传统电路的架构难以实现。
发明内容
本申请内容的一个目的在于提供一种收发电路。该收发电路包括第一发射端电路、第一接收端电路、第一切换电路以及处理电路。该第一发射端电路包括第一电感以及第二电感,其中,该第二电感耦接于第一节点以及第二节点之间,该第一电感的一端耦接于该第二节点。该第一接收端电路耦接于第三节点。该第一切换电路通过该第一节点耦接该第一发射端电路,通过该第三节点耦接该第一接收端电路,其中,该第一切换电路用以导通或断开该第一节点与该第三节点。该处理电路耦接于该第一发射端电路、该第一接收端电路与该第一切换电路,其中,当该收发电路操作于发射模式时,该处理电路用以控制该第一切换电路断开该第一节点与该第三节点,当该收发电路操作于接收模式时,该处理电路用以控制该第一切换电路导通该第一节点与该第三节点。
综上,通过切换电路的设计,本发明申请所述的收发电路得以整合发射端电路以及接收端电路,满足发射与接收信号的需求,同时节省硬件。收发电路中的电感架构(例如:第一发射端电路中的第一电感与第二电感)能有效地降低收发电路中的电路组件所产生的寄生效应,进而增加收发电路的发射带宽以及接收带宽。此外,通过切换电路、接收端电路中的偏压电路(例如:第一接收端电路中的第六电阻与第六开关组件)以及正负端短路电路的设计,测试人员在测试收发电路时也更为方便。
有关本发明申请的特征、操作与技术效果,将配合附图作较佳实施例详细说明如下。
附图说明
图1是根据本发明申请的部分实施例绘示的一种收发电路的方块图。
图2是根据本发明申请的部分实施例绘示的一种收发电路工作于发射模式时的等效电路图。
图3是根据本发明申请的部分实施例绘示的一种收发电路工作于接收模式时的等效电路图。
图4是根据本发明申请的部分实施例绘示的一种收发电路工作于接收端偏差校正模式时的等效电路图。
图5是根据本发明申请的部分实施例绘示的一种收发电路工作于发射端等效阻抗量测模式时的等效电路。
图6是根据本发明申请的部分实施例绘示的一种收发电路工作于回送模式时的等效电路。
符号说明
10:收发电路
100:正端电路
110:第一发射端电路
120:第一接收端电路
130:第一切换电路
140:第一输入输出端电路
200:负端电路
210:第二发射端电路
220:第二接收端电路
230:第二切换电路
240:第二输入输出端电路
300:正负端短路电路
400:处理电路
CS1、CS2、CS3、CS4、CS5、CS6、CS7:控制信号
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011532437.1/2.html,转载请声明来源钻瓜专利网。