[发明专利]以相移实现高效的平行输入与动态串接转导放大电路在审
申请号: | 202011561596.4 | 申请日: | 2020-12-25 |
公开(公告)号: | CN114696748A | 公开(公告)日: | 2022-07-01 |
发明(设计)人: | 胡敏弘 | 申请(专利权)人: | 立锜科技股份有限公司 |
主分类号: | H03F1/26 | 分类号: | H03F1/26;H03F3/45 |
代理公司: | 中原信达知识产权代理有限责任公司 11219 | 代理人: | 李兰;孙志湧 |
地址: | 中国台湾新*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 相移 实现 高效 平行 输入 动态 接转 放大 电路 | ||
一种以相移实现高效的平行输入与动态串接转导放大电路。该平行输入与动态串接转导放大电路包含:多个子转导放大电路,根据多个对应的差动输入电压而产生多个对应的转导输出电流;以及至少一串接电容器,用以串接第一子转导放大电路与第二子转导放大电路;其中第二子转导放大电路对应产生的第二转导输出电流通过对应的串接电容器而于第一子转导放大电路中的一共模偏置节点产生一瞬时偏置电流,以于第一子转导放大电路对应的差动输入电压发生瞬时变化时,将瞬时偏置电流提供给第一子转导放大电路中的一差动对电路,由此于瞬时时提升回路带宽以及反应速度。
技术领域
本发明涉及一种转导放大电路,特别涉及一种以相移实现高效的平行输入与动态串接转导放大电路。本发明还涉及一种配置前述转导放大电路的调节电路。
背景技术
与本申请相关的前案有:“Adaptive Biasing CMOS Amplifiers,”IEEE Journalof Solid-State Circuits,Vol.SC-17No.3,pp.522-528,June1982,M.G.Degrauwe”(如图1A与图1B),以及“A Very-High-Slew-Rate CMOS Operational Amplifier,IEEE Journalof Solid-State Circuits,Vol.24,No.3,pp.744-746,June 1989,R.Klinke”(如图1C)。
图1A显示一种现有技术的转导放大电路101A,转导放大电路101A通过2组额外的差动放大对91与92,于差动输入端Vip与Vin的差动输入电压Vd不相等时提供额外的电流,由此在瞬时时加大主要差动放大对93的共模偏置电流Icb以提升回路带宽以及反应速度,并在稳态时降低偏置电流以降低带宽来提高稳定性。
图1B显示另一种现有技术的转导放大电路101B,转导放大电路101B通过主要差动放大对94的镜像电流,于差动输入端Vip与Vin的差动输入电压Vd不相等时提供额外的电流,由此在瞬时时加大主要差动放大对94的偏置电流以提升回路带宽以及反应速度,并在稳态时降低偏置电流以降低带宽来提高稳定性。
图1A~图1B中的现有技术的转导放大电路,其缺点在于所能额外提供的电流有限,且在此额外电流产生时仍会遭遇由于过多的电流镜所造成的反应速度的问题,因此经常无法及时提供足够的电流,而无法实现提升回路带宽以及反应速度的目标。
图1C显示又一种现有技术的转导放大电路101C,转导放大电路101C与图1A的现有技术相似,其差别在于,转导放大电路101C还通过具有增益的放大晶体管MA1与MA2而产生额外的电流,由此在瞬时时加大主要差动放大对93的偏置电流以提升回路带宽以及反应速度,并在稳态时降低偏置电流以降低带宽来提高稳定性。
图1C中的现有技术的转导放大电路,其缺点在于,为了提升偏置电流而引进的增益级,也会引进额外的稳定度的问题。
相较于图1A~图1B的现有技术,本发明的转导放大电路可在瞬时时以较大的幅度加大主要差动放大对的偏置电流以提升回路带宽以及反应速度。相较于图1C的现有技术,本发明的转导放大电路除了以较大的幅度加大主要差动放大对的偏置电流以提升回路带宽以及反应速度之外,还同时提升了稳定度。
发明内容
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于立锜科技股份有限公司,未经立锜科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011561596.4/2.html,转载请声明来源钻瓜专利网。