[发明专利]神经元模拟电路及神经网络装置有效
申请号: | 202011575150.7 | 申请日: | 2020-12-28 |
公开(公告)号: | CN112598124B | 公开(公告)日: | 2022-12-20 |
发明(设计)人: | 李辛毅;吴华强;钱鹤;伍冬 | 申请(专利权)人: | 清华大学 |
主分类号: | G06N3/063 | 分类号: | G06N3/063 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 彭久云;王薇 |
地址: | 10008*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 神经元 模拟 电路 神经网络 装置 | ||
1.一种神经元模拟电路,包括运算放大器、第一电阻性器件和第二电阻性器件,
其中,所述运算放大器包括第一输入端、第二输入端和输出端,所述第一电阻性器件连接在所述运算放大器的第一输入端或第二输入端与所述运算放大器的输出端之间;
所述第二电阻性器件连接在所述运算放大器的输出端和所述神经元模拟电路的输出端之间;
所述第二电阻性器件包括阈值开关型忆阻器,所述阈值开关型忆阻器的第一端与所述神经元模拟电路的输出端电连接;
所述第一电阻性器件和所述第二电阻性器件中至少之一包括动态忆阻器,所述动态忆阻器的第一端和第二端之一与所述运算放大器的输出端电连接。
2.如权利要求1所述的神经元模拟电路,其中,所述第一电阻性器件包括所述动态忆阻器,
所述动态忆阻器的第一端与所述运算放大器的第一输入端或第二输入端电连接,所述动态忆阻器的第二端与所述运算放大器的输出端电连接。
3.如权利要求1或2所述的神经元模拟电路,还包括第一电阻,所述第一电阻连接在所述神经元模拟电路的输出端和第一电压端之间。
4.如权利要求1所述的神经元模拟电路,其中,所述第二电阻性器件包括所述动态忆阻器,
所述动态忆阻器与所述阈值开关型忆阻器串联或并联。
5.如权利要求4所述的神经元模拟电路,其中,在所述动态忆阻器与所述阈值开关型忆阻器串联的情形,所述动态忆阻器的第一端与所述运算放大器的输出端电连接,所述动态忆阻器的第二端与所述阈值开关性忆阻器的第二端电连接。
6.如权利要求4所述的神经元模拟电路,其中,在所述动态忆阻器与所述阈值开关型忆阻器并联的情形,所述动态忆阻器的第一端与所述阈值开关型忆阻器的第一端电连接;
所述动态忆阻器的第二端与所述阈值开关型忆阻器的第二端电连接,并与所述运算放大器的输出端电连接。
7.如权利要求4-6任一所述的神经元模拟电路,其中,所述第一电阻性器件包括第二电阻,所述第二电阻的一端与所述运算放大器的第一输入端或第二输入端电连接,另一端与所述运算放大器的输出端电连接。
8.如权利要求1所述的神经元模拟电路,其中,所述第一电阻性器件包括第一动态忆阻器,所述第一动态忆阻器的第一端与所述运算放大器的第一输入端或第二输入端电连接,所述第一动态忆阻器的第二端与所述运算放大器的输出端电连接;
所述第二电阻性器件包括第二动态忆阻器,所述第二动态忆阻器与所述阈值开关型忆阻器串联或并联。
9.一种神经网络装置,包括至少一个神经元单元,
其中,所述至少一个神经元单元包括如权利要求1-8任一所述的神经元模拟电路。
10.如权利要求9所述的神经网络装置,还包括突触阵列模拟电路,
其中,所述突触阵列模拟电路的输出信号被提供至所述至少一个神经元单元的运算放大器的第一输入端或第二输入端;
所述突触阵列模拟电路包括由多个非挥发型忆阻器组成的阵列。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011575150.7/1.html,转载请声明来源钻瓜专利网。