[发明专利]显示面板以及显示装置在审
申请号: | 202011621871.7 | 申请日: | 2020-12-31 |
公开(公告)号: | CN112669757A | 公开(公告)日: | 2021-04-16 |
发明(设计)人: | 袁永 | 申请(专利权)人: | 厦门天马微电子有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 孟金喆 |
地址: | 361101 福建*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 显示 面板 以及 显示装置 | ||
本发明公开了一种显示面板以及显示装置。包括驱动电路,驱动电路包括相互级联的N级移位寄存器,移位寄存器包括第一控制单元、第二控制单元、第三控制单元和第四控制单元。第一控制单元接收输入信号响应于第一时钟信号控制第一节点的信号;第二控制单元接收第一电压信号和第二电压信号,响应于第一节点的信号、第一时钟信号、第二时钟信号而控制第二节点的信号;第三控制单元接收第一电压信号响应于第三节点的信号,或,第二电压信号响应于第二节点的信号,产生输出信号;第四控制单元连接于第三节点,在第一节点为低电平信号时内的至少第一时间段,控制第三节点的电位为第一低电平信号,第一低电平信号的电位低于第一电压信号的电位。
技术领域
本发明涉及显示面板领域,尤其涉及一种显示面板以及显示装置。
背景技术
在显示领域,为了实现扫描显示或其他功能,常常需要用到移位寄存器。然而,由于移位寄存器工作时,其内部控制节点的电压不可避免的存在阈值损失,使得对应移位寄存器中的晶体管不能够充分导通,导致移位寄存器输出端的电平达不到目标电压,产生拖尾现象,影响显示效果。
移位寄存器中的PMOS晶体管的输出信号从高电平跳变为低电平时,PMOS晶体管的栅极电位为Vgl电位,而PMOS晶体管的源极电位也为Vgl电位,也即PMOS晶体管的栅极与源极均为Vgl电位,PMOS晶体管工作于不饱和状态,这会导致漏极输出的电压为∣Vgl∣-∣Vth∣,其中Vth为PMOS晶体管的阈值电压。
由于PMOS晶体管的漏极输出的电压达不到预定输出Vgl的效果,因此目前的移位寄存器的输出脉冲信号在高电平跳变为低电平时存在拖尾现象。
发明内容
本发明实施例提供一种显示面板以及显示装置,以解决移位寄存器输出信号拖尾问题。
第一方面,本发明实施例提供了一种一种显示面板,包括:
驱动电路,所述驱动电路包括相互级联的N级移位寄存器,N≥2;
所述移位寄存器包括:
第一控制单元,所述第一控制单元用于接收输入信号并响应于第一时钟信号而控制第一节点的信号;
第二控制单元,所述第二控制单元用于接收第一电压信号和第二电压信号,并响应于所述第一节点的信号、所述第一时钟信号、第二时钟信号而控制第二节点的信号;
第三控制单元,所述第三控制单元用于接收所述第一电压信号并响应于第三节点的信号,或者,接收所述第二电压信号并响应于所述第二节点的信号,产生输出信号,其中,所述第三节点与所述第一节点连接,所述第一电压信号为低电平信号,所述第二电压信号为高电平信号;
第四控制单元,所述第四控制单元连接于所述第三节点,用于在所述第一节点为低电平信号时内的至少第一时间段,控制所述第三节点的电位为第一低电平信号,其中,所述第一低电平信号的电位低于所述第一电压信号的电位。
第二方面,本发明实施例还提供了一种显示装置,包括第一方面所述的显示面板。
本发明实施例提供的显示面板包括驱动电路,该驱动电路包括相互级联的N级移位寄存器,并且移位寄存器包括第一控制单元、第二控制单元、第三控制单元以及第四控制单元。其中第三控制单元用于接收第一电压信号并响应于第三节点的信号,或者,接收第二电压信号并响应于第二节点的信号,产生输出信号。由于第四控制单元连接于第三节点,并且可以在第一节点为低电平信号时内的至少第一时间段,控制第三节点的电位为第一低电平信号,第一低电平信号的电位低于第一电压信号的电位,即第三节点电位比第一电压信号的电位更低,以使第三控制单元中的晶体管迅速趋于饱和状态,输出第一电压信号,避免产生拖尾问题。
附图说明
图1为现有技术中的一种移位寄存器的结构示意图;
图2为图1所示移位寄存器的时序图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于厦门天马微电子有限公司,未经厦门天马微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011621871.7/2.html,转载请声明来源钻瓜专利网。