[实用新型]一种优化元件数量实现总线精度的装置有效
申请号: | 202020854029.7 | 申请日: | 2020-05-20 |
公开(公告)号: | CN214591322U | 公开(公告)日: | 2021-11-02 |
发明(设计)人: | 王利云 | 申请(专利权)人: | 王利云 |
主分类号: | H03B5/04 | 分类号: | H03B5/04;H04L12/40 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 361000 福建省*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 优化 元件 数量 实现 总线 精度 装置 | ||
本实用新型公开了一种优化元件数量实现总线精度的装置,包括MCU和校准辅助板,所述MCU内置有RC振荡器和FSR寄存器,所述MCU通过CAN总线或I/O线来连接校准辅助板,所述校准辅助板用于给MCU反馈数据修改FSR寄存器,所述FSR寄存器用于校准RC振荡器精度。本实用新型从硬件上考虑,需要设置校准辅助板来进行和完成辅助校准,从而优化元件数量和实现总线精度,从而满足CAN通讯精度要求,又节省外部时钟源硬件成本。
技术领域
本实用新型涉及电子领域,具体涉及一种优化元件数量实现总线精度的装置。
背景技术
参见图1所示,在CAN总线通讯应用中一般要求通讯信号精度在0.35%左右,为满足此要求,以往做法是实现CAN控制通讯的MCU采用外部时钟源,即采用精度较高的石英晶体或陶瓷振荡器,例如图1所示的X1即为石英晶体或陶瓷振荡器,其误差约100ppm,可满足以上CAN0.35%通讯误差要求。但是,外接振荡器成本较高,且占用一定的PCB电路板空间,同时还有可能要增加两个负载电容,例如图1所示的C1和C2两个负载电容;就是说可能总共需要三个元件才能满足要求,成本不低。
实用新型内容
有鉴于此,为解决上述技术问题,本实用新型的目的在于提出一种优化元件数量实现总线精度的装置,其能够既满足CAN通讯精度要求,又节省外部时钟源硬件成本。
所采用的技术方案为:
一种优化元件数量实现总线精度的装置,包括MCU和校准辅助板,所述MCU内置有RC振荡器和FSR寄存器,所述MCU通过CAN总线或I/O线来连接校准辅助板,所述校准辅助板用于给MCU反馈数据修改FSR寄存器,所述FSR寄存器用于校准RC振荡器精度。
进一步地,所述校准辅助板为预先存储了标准的RC振荡器的振荡频率数据的示波器。
本实用新型的有益效果在于:
本实用新型从硬件上考虑,通过设置校准辅助板,通过该校准辅助板来校准MCU内部的RC振荡器内部精度,当校准至所需精度后,即可撤去校准辅助板来使用MCU,从而节省外部时钟源硬件成本的同时,还能满足CAN通讯精度要求。
附图说明
为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为现有的一种含有CAN总线的MCU的结构示意图。
图2为实施例1的优化元件数量实现总线精度的装置的结构示意图。
图3为实施例1的撤掉校准辅助板之后的结构示意图。
图4为实施例2的优化元件数量实现总线精度的装置的结构示意图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型优选的实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
实施例1
一般的MCU均内置有振荡器,即RC振荡器,不过精度误差比较大,工作范围内其误差约2%,若直接用此内部RC振荡器驱动CAN总线通讯,无法满足其0.35%的误差要求。
MCU供应商在开发内部RC振荡器时为保证出厂RC振荡器精度的一致性,一般都会同步开发对应的FSR寄存器,该寄存器是用来校准RC振荡器精度的,因为RC振荡器自身误差较大,若没有进行校准,每个MCU的RC振荡器振荡误差是很大,将可能超出其规格书承认的范围。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于王利云,未经王利云许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202020854029.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:枕头
- 下一篇:明胶生产中的胶液灭菌装置