[实用新型]一种时钟串扰消除电路和电子设备有效
申请号: | 202020977782.5 | 申请日: | 2020-06-01 |
公开(公告)号: | CN212086163U | 公开(公告)日: | 2020-12-04 |
发明(设计)人: | 皮德义;郑慧 | 申请(专利权)人: | 合肥新港海岸科技有限公司 |
主分类号: | H03K5/135 | 分类号: | H03K5/135 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 骆宗力 |
地址: | 231200 安徽省合肥市高新区*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 时钟 消除 电路 电子设备 | ||
本实用新型提供一种时钟串扰消除电路和电子设备,电路通过在频率综合器对初始时钟信号频率调节结束后,通过第一频率调节器对频率综合器调节后的初始时钟信号进行还原,然后再通过鉴相器将还原后的初始时钟信号与未处理过的初始时钟信号进行比较,得到两者的相位差,然后再通过带通滤波器对所述鉴相器的输出信号进行滤波处理,即可得到频率综合器对初始时钟信号进行频率调节时所引入的串扰信号的大小,采用第一相位差值器基于带通滤波器的输出信号对所述频率综合器调节后的初始时钟信号进行相位补偿,即可消除频率综合器对初始时钟信号进行频率调节时所引入的串扰信号。
技术领域
本实用新型涉及电子电路技术领域,具体涉及一种时钟串扰消除电路和电子设备。
背景技术
随着通信系统中数据传输速度不断加快,而通信设备的体积越来越小,导致PCB电路板上的电路走线密度越来越高,如果电路板上具有多个高速信号时,这些高速信号的物理间隔会非常近,从而导致这些高速信号间的串扰问题越来越明显。同时,通信系统中还存在电源串扰,这些串扰会使干净的高速信号发生变形,导致高速信号失真。
因此,如何消除这些高速信号中的干扰信号,成为本领域技术人员亟待解决的技术问题之一。
实用新型内容
有鉴于此,本实用新型实施例提供一种时钟串扰消除电路和电子设备,以实现消除高速信号中的干扰信号。
为实现上述目的,本实用新型实施例提供如下技术方案:
一种时钟串扰消除电路,包括:
频率综合器,所述频率综合器的输入端输入初始时钟信号,所述频率综合器的输出端用于输出经所述频率综合器调节,频率提升至第一期望值后初始时钟信号,记为第一时钟信号;
第一频率调节器,所述第一频率调节器的输入端与所述频率综合器的输出端相连,所述第一频率调节器的频率调节倍数与所述频率综合器的频率调节倍数为反比例关系;
鉴相器,所述鉴相器的第一输入端用于获取初始时钟信号,所述鉴相器的第二输入端用于输入经所述第一频率调节器处理后的第一时钟信号,所述鉴相器的输出端用于输出所述初始时钟信号与经所述第一频率调节器处理后的第一时钟信号的相位差;
带通滤波器,所述带通滤波器的输入端与所述鉴相器的输出端相连,用于对所述鉴相器的输出信号进行滤波;
第一相位差值器,所述第一相位差值器的第一输入端与所述频率综合器的输出端相连,所述第一相位差值器的第二输入端与所述带通滤波器的输出端相连,所述第一相位差值器的输出端用于输出经所述带通滤波器的输出信号调节后的第一时钟信号,记为第二时钟信号。
可选的,上述时钟串扰消除电路中,包括:
第一分频器,所述第一分频器的输入端与所述第一相位差值器的输出端相连,所述第一分频器的输出端用于输出对所述第二时钟信号进行分频后的时钟信号。
可选的,上述时钟串扰消除电路中,所述第一频率调节器为相位差值器。
可选的,上述时钟串扰消除电路中,所述第一频率调节器,包括:
第二相位差值器,所述第二相位差值器的输入端与所述频率综合器的输出端相连;
第二分频器,所述第二分频器的输入端与所述第二相位差值器的输出端相连,所述第二分频器的输出端用于对经所述第二相位差值器调节后的第一时钟信号进行分频处理,得到第三时钟信号,所述第二相位差值器和所述第二分频器的频率调节倍数之积与所述频率综合器的频率调节倍数为反比例关系。
一种电子设备,应用有上述任意一项所述的时钟串扰消除电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥新港海岸科技有限公司,未经合肥新港海岸科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202020977782.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种CT机箱
- 下一篇:一种磁力吸附电力警示牌