[实用新型]接口转换电路及接口转换装置有效
申请号: | 202021025964.9 | 申请日: | 2020-06-05 |
公开(公告)号: | CN212364992U | 公开(公告)日: | 2021-01-15 |
发明(设计)人: | 葛庆国 | 申请(专利权)人: | 山东高云半导体科技有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38;G06F13/42 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 11258 | 代理人: | 赵秀芹 |
地址: | 250101 山东省济南市高新区舜华路1号齐*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 接口 转换 电路 装置 | ||
1.一种接口转换电路,其特征在于,包括现场可编程逻辑门阵列FPGA芯片,所述FPGA芯片包括安全数字输入输出SDIO接口模块、串行外设接口SPI接口模块、通用异步收发传输器UART接口模块;
所述SDIO接口模块用于按照SDIO接口协议接收第一数据;
所述SPI接口模块与所述SDIO接口模块电连接,用于按照SPI接口协议发送所述第一数据;
所述UART接口模块与所述SDIO接口模块电连接,用于按照UART接口协议发送所述第一数据。
2.根据权利要求1所述的接口转换电路,其特征在于,所述FPGA芯片还包括调度控制模块;
所述调度控制模块与所述SDIO接口模块、所述SPI接口模块及所述UART接口模块电连接,所述调度控制模块用于将从所述SDIO接口模块接收的第一数据发送至所述SPI接口模块和/或所述UART接口模块,以及将从所述SPI接口模块和/或所述UART接口模块接收的反馈数据发送至所述SDIO接口模块。
3.根据权利要求2所述的接口转换电路,其特征在于,所述FPGA芯片还包括第一缓存模块;
所述第一缓存模块与所述调度控制模块电连接,所述第一缓存模块用于缓存从所述SDIO接口模块接收的所述第一数据。
4.根据权利要求3所述的接口转换电路,其特征在于,所述FPGA芯片还包括第二缓存模块;
所述第二缓存模块与所述调度控制模块电连接,所述第二缓存模块用于缓存从所述SPI接口模块和/或所述UART接口模块接收的所述反馈数据。
5.根据权利要求4所述的接口转换电路,其特征在于,所述第一缓存模块及所述第二缓存模块均为先进先出FIFO存储器。
6.根据权利要求4所述的接口转换电路,其特征在于,所述FPGA芯片还包括中断控制模块;
所述中断控制模块与所述SDIO接口模块及所述调度控制模块电连接,所述中断控制模块用于通过所述调度控制模块向所述SPI接口模块、所述UART接口模块、所述第一缓存模块和所述第二缓存模块中的一者或多者发送中断控制信号。
7.根据权利要求6所述的接口转换电路,其特征在于,所述FPGA芯片还包括参数配置模块;
所述参数配置模块与所述SDIO接口模块及所述调度控制模块电连接,所述参数配置模块用于从所述SDIO接口模块接收参数配置信息,并通过所述调度控制模块将所述参数配置信息发送至所述SPI接口模块、所述UART接口模块、所述第一缓存模块、所述第二缓存模块和所述中断控制模块中的一者或多者。
8.根据权利要求7所述的接口转换电路,其特征在于,所述参数配置信息包括所述第一缓存模块的存储阈值信息、所述第二缓存模块的存储阈值信息、所述中断控制模块的中断使能信息、所述接口转换电路的工作速率信息、所述SPI接口模块的通道控制信息和所述UART接口模块的通道控制信息中的至少一种或多种。
9.根据权利要求1-8任一项所述的接口转换电路,其特征在于,所述FPGA芯片还包括时钟模块,用于为所述FPGA芯片提供驱动时钟。
10.一种接口转换装置,其特征在于,包括如权利要求1-9任一项所述的接口转换电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东高云半导体科技有限公司,未经山东高云半导体科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202021025964.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种防插反的极性波峰焊器件PCB焊盘
- 下一篇:一种手持电磨的打磨工装