[实用新型]待机唤醒电路和智能设备有效
申请号: | 202022139315.8 | 申请日: | 2020-09-25 |
公开(公告)号: | CN213338366U | 公开(公告)日: | 2021-06-01 |
发明(设计)人: | 李志;金凌琳;余丁;杨延彬 | 申请(专利权)人: | 深圳市当智科技有限公司 |
主分类号: | G05B19/042 | 分类号: | G05B19/042 |
代理公司: | 深圳市辰为知识产权代理事务所(普通合伙) 44719 | 代理人: | 唐文波 |
地址: | 518000 广东省深圳市南山区粤*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 待机 唤醒 电路 智能 设备 | ||
本实用新型涉及一种待机唤醒电路和智能设备,其中第二处理器的第一控制信号输出端连接第一处理器,第二处理器的第二控制信号输出端连接第三处理器,第一处理器的控制信号输出端连接第一电子开关设备的控制端;且第一处理器的待机功耗低于第二处理器的待机功耗。以此实现在接收到待机信号时,第二处理器控制所有外设关闭,且发控制信号到第三处理器以控制第二电子开关设备关闭,从而关闭对应的外设,之后发出另一控制信号给第一处理器,以控制电子开关设备断开,从而断开对第二处理器和第三处理器的供电,从而断开所有外设的供电,只维持待机功耗极低的第一处理器供电,以此实现了整个设备的低功耗状态,满足了低功耗要求,节约了电能。
技术领域
本实用新型涉及一种待机唤醒电路和智能设备,属于电源控制领域。
背景技术
目前一些家用智能设备如电视机、电视盒、投影机等对待机功耗有越来越极高的要求,一般的为降低功耗的处理方案是对控制各外设的主控CPU芯片进入低功耗的休眠模式,主控CPU在休眠是虽然功耗低,但仍然存在一定的待机功耗,无法满足现在的极低待机功耗要求。
实用新型内容
本实用新型需要解决的技术问题是克服现有智能设备待机时功耗不满足低功耗要求的问题。
本实用新型提出一种待机唤醒电路,其特征在于,待机唤醒电路包括信号触发设备、第一处理器、第二处理器、电子开关设备和电源管理设备;
其中信号触发设备的输出端同时连接第一处理器和第二处理器;
第一处理器的控制端连接第二处理器的控制信号输出端,第一处理器的控制信号输出端连接电子开关设备的控制端;
电子开关设备的开关的输入端连接供电电源,电子开关设备的开关的输出端连接电源管理设备,以使得供电电源通过开关为电源管理设备进行供电;电源管理设备的电源输出端连接第二处理器,以使得电源管理设备输出供电电源为第二处理器进行供电;
第一处理器的待机功耗低于第二处理器的待机功耗。
可选地,电子开关设备包括第二NMOS管、第一PMOS管、第五电阻、第六电阻和第七电阻;
第七电阻的一端为电子开关设备的控制端,第七电阻的另一端连接第二NMOS管的栅极,第二NMOS管的源极接地,第二NMOS管的漏极共接于第五电阻的一端和第六电阻的一端;
第五电阻的另一端和第一PMOS管的漏极共接于电子开关设备输入端,第一PMOS管的源极为电子开关设备的输出端,第一PMOS管的栅极连接第六电阻的另一端。
可选地,电子开关设备包括第二NPN三级管、第一PMOS管、第五电阻、第六电阻和第七电阻;
第七电阻的一端为电子开关设备的控制端,第七电阻的另一端连接第二NPN三级管的基极,第二NPN三级管的发射极接地,第二NPN三级管的集电极共接于第五电阻的一端和第六电阻的一端;
第五电阻的另一端和第一PMOS管的漏极共接于电子开关设备输入端,第一PMOS管的源极为电子开关设备的输出端,第一PMOS管的栅极连接第六电阻的另一端。
可选地,待机唤醒电路还包括第六电容,第六电容并联于第一PMOS管的栅极和漏极。
可选地,待机唤醒电路还包括第三电子开关设备,
第三处理器的第二控制信号输出端连接第三电子开关设备的控制端;
和/或还包括第四电子开关设备,
第三处理器的第三控制信号输出端连接第四电子开关设备的控制端。
可选地,待机唤醒电路还包括电压转换设备,电压转换设备对输入点电压进行降压后为第一处理器进行供电。
可选地,信号触发设备为红外接收设备或按键设备。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市当智科技有限公司,未经深圳市当智科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202022139315.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种圆柱电芯模组的加热装置及圆柱电芯模组
- 下一篇:一种托槽定位转移托盘