[实用新型]一种基于FPGA的γ脉冲信号发生器有效
申请号: | 202022287736.5 | 申请日: | 2020-10-14 |
公开(公告)号: | CN212518932U | 公开(公告)日: | 2021-02-09 |
发明(设计)人: | 杨大战;李岩;李钢;杨斌;赵孝文;赵弘韬;闫海霞;周冬亮;杨仲秋 | 申请(专利权)人: | 黑龙江省科学院技术物理研究所 |
主分类号: | H03K3/02 | 分类号: | H03K3/02 |
代理公司: | 北京慕达星云知识产权代理事务所(特殊普通合伙) 11465 | 代理人: | 符继超 |
地址: | 150040 黑龙*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga 脉冲 信号发生器 | ||
1.一种基于FPGA的γ脉冲信号发生器,其特征在于,包括:箱体和主体模块,所述主体模块设置于所述箱体内部,所述主体模块包括脉冲波形发生器、脉冲幅度控制器、脉冲间隔控制器和DA转换器,其中,所述脉冲幅度控制器和所述脉冲间隔控制器均与所述脉冲波形发生器相连,所述脉冲波形发生器与所述DA转换器相连。
2.根据权利要求1所述的一种基于FPGA的γ脉冲信号发生器,其特征在于,所述脉冲波形发生器、所述脉冲幅度控制器和脉冲间隔控制器均由FPGA系统实现。
3.根据权利要求2所述的一种基于FPGA的γ脉冲信号发生器,其特征在于,将FPEG的50M时钟5分频作为主控时钟,频率为10M,并将时间间隔数值乘10做为波形启动间隔计数值;每次启动间隔计数时,控制时序,将波形文件每个采样点的12位2进制数值,同当前幅度控制数值相乘,取高12位,送至FPGA相应的12位数字输出口交由DAC部分转换为模拟值,20个主控时钟周期可输出一个完整的、幅度受控的脉冲信号,待时间间隔计数到达当前时间间隔值时,开始读取新的幅度控制值和时间间隔值,进行新的脉冲信号的波形输出,依次循环,持续输出脉冲信号序列。
4.根据权利要求1所述的一种基于FPGA的γ脉冲信号发生器,其特征在于,波形发生器按照存储的数字波形文件提供相应的脉冲信号波形,由示波器采集相应核辐射脉冲信号,形成数字波形文件。
5.根据权利要求1所述的一种基于FPGA的γ脉冲信号发生器,其特征在于,所述脉冲幅度控制器按照存储的能谱数据输出相应幅度数值,能谱数据存储的是构成γ能谱的各脉冲幅度值,γ能谱的光电峰为高斯分布。
6.根据权利要求1所述的一种基于FPGA的γ脉冲信号发生器,其特征在于,所述脉冲间隔控制器按照存储的时间间隔数组,控制脉冲信号发生的时间间隔,γ射线的时间分布为泊松分布。
7.根据权利要求1所述的一种基于FPGA的γ脉冲信号发生器,其特征在于,所述DA转换器由12位2R-R电阻网络实现。
8.根据权利要求1所述的一种基于FPGA的γ脉冲信号发生器,其特征在于,所述箱体顶端设置有BNC母座和MicroUSB电源插座,所述箱体的正面设置有JTAG接口、电源开关和运行指示灯。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于黑龙江省科学院技术物理研究所,未经黑龙江省科学院技术物理研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202022287736.5/1.html,转载请声明来源钻瓜专利网。