[实用新型]一种输出驱动电路和输出驱动器有效
申请号: | 202022715409.5 | 申请日: | 2020-11-20 |
公开(公告)号: | CN213365346U | 公开(公告)日: | 2021-06-04 |
发明(设计)人: | 李东镁;张薇;邢康伟;朱恒宇 | 申请(专利权)人: | 北京锐达芯集成电路设计有限责任公司 |
主分类号: | G05F1/56 | 分类号: | G05F1/56 |
代理公司: | 北京正理专利代理有限公司 11257 | 代理人: | 张雪梅 |
地址: | 100176 北京市大兴区经济技术*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 输出 驱动 电路 驱动器 | ||
1.一种输出驱动电路,其特征在于,包括第一输出驱动单元和第二输出驱动单元,所述第一输出驱动单元和所述第二输出驱动单元的第一端分别接入第一输入信号和第二输入信号,第二端分别接入第一电源信号和第二电源信号,第三端相互连接作为输出端,其中,
所述第一输出驱动单元包括N路并联连接的第一输出驱动子单元,每路第一输出驱动子单元包括串联连接的第一晶体管和第一反相器组,第n路第一输出驱动子单元中的第一反相器组包括串联连接的in个反相器;
所述第二输出驱动单元包括N路并联连接的第二输出驱动子单元,每路第二输出驱动子单元包括串联连接的第二晶体管和第二反相器组,第n路第二输出驱动子单元中的第二反相器组包括串联连接的in个反相器,
其中,N为正整数,N≥2,n∈[1,2,…N],i1~iN分别为奇数或者i1~iN分别为偶数,inin-1。
2.根据权利要求1所述的输出驱动电路,其特征在于,所述第一晶体管为PMOS晶体管,所述第二晶体管为NMOS晶体管,且所述第一晶体管和所述第二晶体管的参数互补对称。
3.根据权利要求1所述的输出驱动电路,其特征在于,
所述第一输出驱动子单元具有第一端、第二端和第三端,第一端作为所述第一输出驱动单元的第一端,第二端作为第一输出驱动单元的第二端,第三端作为所述输出端;
所述第二输出驱动子单元具有第一端、第二端和第三端,第一端作为所述第二输出驱动单元的第一端,第二端作为第二输出驱动单元的第二端,第三端作为所述输出端。
4.根据权利要求1所述的输出驱动电路,其特征在于,所述第一晶体管和所述第二晶体管均具有第一端、第二端和控制端,所述第一反相器组和所述第二反相器组均具有第一端和第二端,
在所述第一输出驱动单元中,所述第一反相器组的第一端接入第一输入信号,所述第一反相器组的第二端与所述第一晶体管的控制端连接,所述第一晶体管的第一端接入所述第一电源信号,所述第一晶体管的第二端作为所述输出端,
在所述第二输出驱动单元中,所述第二反相器组的第一端接入第二输入信号,所述第二反相器组的第二端与所述第二晶体管的控制端连接,所述第二晶体管的第一端接入所述第二电源信号,所述第二晶体管的第二端作为所述输出端。
5.根据权利要求1所述的输出驱动电路,其特征在于,第n路第一输出驱动子单元中反相器的数量与第n-1路第一输出驱动子单元中反相器的数量差值为2。
6.根据权利要求1-5中任一项所述的输出驱动电路,其特征在于,所述第一晶体管被分成多组,每组所述第一晶体管被设置于同一阱中;所述第二晶体管被分成多组,每组所述第二晶体管被设置于同一阱中。
7.根据权利要求6所述的输出驱动电路,其特征在于,每两个所述第一晶体管被设置在同一阱中;每两个所述第二晶体管被设置在同一阱中。
8.根据权利要求6所述的输出驱动电路,其特征在于,相邻的同一掺杂类型的阱之间的距离大于等于第一阈值。
9.根据权利要求6所述的输出驱动电路,其特征在于,每个阱的内径长度小于等于第二阈值。
10.一种输出驱动器,其特征在于,包括权利要求1-9任一项所述的输出驱动电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京锐达芯集成电路设计有限责任公司,未经北京锐达芯集成电路设计有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202022715409.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种涡流与超声复合的测厚探头
- 下一篇:一种门禁装置