[实用新型]全差分的高速逻辑转换电路、芯片及激光雷达有效
申请号: | 202023016332.9 | 申请日: | 2020-12-15 |
公开(公告)号: | CN214315230U | 公开(公告)日: | 2021-09-28 |
发明(设计)人: | 张珂殊;刘海洋 | 申请(专利权)人: | 合肥芯来光电技术有限公司;北京北科天绘科技有限公司 |
主分类号: | H03K19/01 | 分类号: | H03K19/01 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 230088 安徽省合肥市高新区习友路3333*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 全差分 高速 逻辑 转换 电路 芯片 激光雷达 | ||
本实用新型公开了一种全差分的高速逻辑转换电路、芯片及激光雷达,该全差分的高速逻辑转换电路,包括:逻辑门电路;电压串联正反馈电路,用于扩展该逻辑门电路的输入信号的范围。本实用新型的技术方案使得逻辑转换电路适配于不同摆幅的输入信号,提升逻辑转换电路的输入信号兼容性。同时,提升逻辑转换电路的工作频率。
技术领域
本实用新型涉及芯片设计领域,特别是涉及一种全差分的高速逻辑转换电路、芯片及激光雷达。
背景技术
随着集成电路的不断发展和需求的扩展,逻辑转换电路需要适配更大范围摆幅的输入信号,即同时适配高摆幅输入信号和低摆幅输入信号。
现有技术中,逻辑转换电路通常包括数字逻辑电路,例如差分级联逻辑,数字逻辑电路对于高摆幅输入信号的处理能力强。
但是,针对LVDS,CML,VML,LVPECL等低摆幅输入信号,此时的数字逻辑电路会遇到差分输出高低电平压差过低甚至输出电平无法正常翻转的问题,则无法兼容多种电平标准。
这一问题的根本原因在于电路设计过程中需要兼顾信号跳变时电平的快速翻转及翻转结束稳定后的静态偏置,单纯的数字逻辑电路很难兼顾大的信号输入范围及大的输出压差。
发明内容
本实用新型解决的技术问题在于,使得逻辑转换电路适配于不同摆幅的输入信号,提升逻辑转换电路的输入信号兼容性。
更进一步的,提升逻辑转换电路的工作频率。
本实用新型公开了一种全差分的高速逻辑转换电路,包括:
逻辑门电路;
电压串联正反馈电路,用于扩展该逻辑门电路的输入信号的范围。
所述的全差分的高速逻辑转换电路在该逻辑门电路的电源端与接地端分别设置有恒流源。
该逻辑门电路具有多路差分输入信号,一路差分输出信号;
每路差分输入信号均通过该电压串联正反馈电路实现正反馈。
该逻辑门电路包括非门、与门、或门、与非门、或非门、同或门、异或门中的至少其中之一。
该电压串联正反馈电路包括输入电阻和反馈电阻,该逻辑门电路的输出后的直流偏置取决于该输入电阻与该反馈电阻的阻值之比。
该电压串联正反馈电路包括第一输入电阻、第一反馈电阻、第二输入电阻、第二反馈电阻;
第一输入电阻的第一端接收该差分输入信号中的正极信号,第一输入电阻的第二端与该逻辑门电路的正极输入端连接,第一输入电阻的第二端还与第一反馈电阻的第一端连接,第一反馈电阻的第二端与该逻辑门电路的正极输出端连接;
第二输入电阻的第一端接收该差分输入信号中的负极信号,第二输入电阻的第二端与该逻辑门电路的负极输入端连接,第二输入电阻的第二端还与第二反馈电阻的第一端连接,第二反馈电阻的第二端与该逻辑门电路的负极输出端连接。
该逻辑门电路的输入信号包括LVDS、CML、CMOS、VML或LVPECL信号。
该逻辑门电路输出CMOS信号。
该全差分的高速逻辑转换电路通过CMOS工艺实现。
本实用新型公开了一种逻辑转换芯片,具有至少一个所述全差分的高速逻辑转换电路。
多个该全差分的高速逻辑转换电路相互级联排布。
本实用新型公开了一种激光雷达,设置有所述的全差分的高速逻辑转换电路,或者,设置有所述的逻辑转换芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥芯来光电技术有限公司;北京北科天绘科技有限公司,未经合肥芯来光电技术有限公司;北京北科天绘科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202023016332.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种用于空心杯电机线圈的成型设备
- 下一篇:一种板材打磨机